[发明专利]一种嵌入式可配置FIFO存储器有效
申请号: | 201710513157.8 | 申请日: | 2017-06-29 |
公开(公告)号: | CN107220023B | 公开(公告)日: | 2022-03-22 |
发明(设计)人: | 杨超;王澧;胡凯 | 申请(专利权)人: | 无锡中微亿芯有限公司 |
主分类号: | G06F5/14 | 分类号: | G06F5/14;G06F12/06 |
代理公司: | 无锡华源专利商标事务所(普通合伙) 32228 | 代理人: | 聂启新 |
地址: | 214000 江苏省无*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种嵌入式可配置FIFO存储器,包括:双端口存储器,连接数据和地址端口;读指针和写指针,连接到所述双端口存储器的地址端口,作为FIFO存储器的地址;加法器,用于几乎空偏移量和读指针的相加,以及几乎满偏移量和写指针的相加;读地址计数器和写地址计数器,分别连接到读指针和写指针,且所述读地址计数器和写地址计数器可变位宽;二进制到格雷码,对读写地址进行格雷码转换;延迟寄存器,对格雷码转换后的读写地址延迟一拍;比较器,比较格雷码地址或延迟一拍的格雷码地址,产生7个比较结果;几乎空逻辑、空逻辑、满逻辑和几乎满逻辑根据所述7个比较结果,分别生成几乎空标志、空标志、满标志和几乎满标志。 | ||
搜索关键词: | 一种 嵌入式 配置 fifo 存储器 | ||
【主权项】:
一种嵌入式可配置FIFO存储器,其特征在于,包括:双端口存储器,连接数据和地址端口,用于数据的存储,且所述双端口存储器可变位宽;读指针和写指针,连接到所述双端口存储器的地址端口,作为FIFO存储器的地址;加法器,用于几乎空偏移量和读指针的相加,以及几乎满偏移量和写指针的相加;读地址计数器和写地址计数器,分别连接到读指针和写指针,且所述读地址计数器和写地址计数器可变位宽;外部读地址和外部写地址,分别连接到读指针和写指针,且所述外部读地址和外部写地址可变位宽;二进制到格雷码,用于对读写地址进行格雷码转换;延迟寄存器,用于对格雷码转换后的读写地址延迟一拍;比较器,用于比较格雷码地址或延迟一拍的格雷码地址,产生7个比较结果;几乎空逻辑、空逻辑、满逻辑和几乎满逻辑根据所述比较结果,分别生成几乎空标志、空标志、满标志和几乎满标志。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于无锡中微亿芯有限公司,未经无锡中微亿芯有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201710513157.8/,转载请声明来源钻瓜专利网。
- 上一篇:可整体移动脚手架
- 下一篇:一种悬挑式移动脚手架