[发明专利]存储器控制器、存储器系统和操作存储器控制器的方法有效
申请号: | 201710790161.9 | 申请日: | 2017-09-05 |
公开(公告)号: | CN107977325B | 公开(公告)日: | 2022-12-13 |
发明(设计)人: | 金诗惠 | 申请(专利权)人: | 三星电子株式会社 |
主分类号: | G06F13/16 | 分类号: | G06F13/16 |
代理公司: | 北京铭硕知识产权代理有限公司 11286 | 代理人: | 王兆赓;张川绪 |
地址: | 韩国京畿*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 公开存储器控制器、存储器系统和操作存储器控制器的方法。一种存储器控制器包括:CPU,选择存储体;存储器,存储与所选择的存储体相关联的第一扩展地址;以及存储器管理单元(MMU),克隆第一扩展地址并且将克隆的第一扩展地址存储在第二扩展地址中。MMU包括监听逻辑,所述监听逻辑存储对应于第一扩展地址的第一地址,从CPU接收第二地址,比较第一地址和第二地址,并且响应于第一地址和第二地址的比较提供更新信号。MMU还包括克隆寄存器,所述克隆寄存器响应于更新信号,使用从CPU接收的输入数据更新存储在第二扩展地址中的地址。存储器和MMU二者经由低延迟接口直接连接到CPU。 | ||
搜索关键词: | 存储器 控制器 系统 操作 方法 | ||
【主权项】:
一种存储器控制器,包括:中央处理器CPU,从包括在主存储器中的多个存储体中选择存储体;存储器,经由低延迟接口直接连接到所述CPU,其中,所述存储器存储与所选择的存储体相关联的第一扩展地址;存储器管理单元MMU,经由低延迟接口直接连接到所述CPU,其中,所述MMU克隆第一扩展地址并且将克隆的第一扩展地址存储在第二扩展地址中;其中,所述MMU包括:监听逻辑,存储对应于第一扩展地址的第一地址,从所述CPU接收第二地址,比较第一地址与第二地址,并且响应于第一地址和第二地址的比较提供更新信号;克隆寄存器,响应于更新信号,使用从所述CPU接收的输入数据更新存储在第二扩展地址中的地址。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三星电子株式会社,未经三星电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201710790161.9/,转载请声明来源钻瓜专利网。
- 上一篇:存储系统及其损耗均衡方法
- 下一篇:绘本识别方法及电子设备