[发明专利]一种高速8分频和9分频双模预分频电路在审

专利信息
申请号: 201710822382.X 申请日: 2017-09-13
公开(公告)号: CN107565965A 公开(公告)日: 2018-01-09
发明(设计)人: 吴建辉;陈怀昊;黄成;李红 申请(专利权)人: 东南大学;东南大学—无锡集成电路技术研究所
主分类号: H03L7/18 分类号: H03L7/18
代理公司: 南京瑞弘专利商标事务所(普通合伙)32249 代理人: 沈廉
地址: 211189 江*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种高速8分频和9分频双模预分频电路,可应用在任意分频模式的预分频电路中,实现提升工作速度,增加电路稳定性的效果。当应用在高速8/9双模预分频电路中,包括第一级2/3分频电路(Div‑2/3)、异步4分频电路、同步D触发器(DFF3)和模式控制逻辑门,其中,异步4分频电路包含两个串接的D触发器即第一D触发器(DFF1)和第二D触发器(DFF2),模式控制逻辑门包括一个或非门(nor)和一个与非门(nand);时钟信号(CLK)作为待分频的输入信号,第二D触发器(DFF2)正相输出信号Q作为分频后的输出时钟信号(OUT),通过模式控制信号(MC)选择8分频模式或9分频模式,该电路适用于低电源电压工作条件。
搜索关键词: 一种 高速 分频 双模 电路
【主权项】:
一种高速8分频和9分频双模预分频电路,其特征在于:包括第一级2/3分频电路(Div‑2/3)、异步4分频电路、同步D触发器(DFF3)和模式控制逻辑门,其中,异步4分频电路包含两个串接的D触发器即第一D触发器(DFF1)和第二D触发器(DFF2),模式控制逻辑门包括一个或非门(nor)和一个与非门(nand);时钟信号(CLK)作为待分频的输入信号,第二D触发器(DFF2)正相输出信号Q作为分频后的输出时钟信号(OUT),通过模式控制信号(MC)选择8分频模式或9分频模式:当模式控制信号(MC)为高电平时,该分频电路工作在8分频模式;当模式控制信号输入端MC为低电平时,该分频器电路工作在9分频模式。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于东南大学;东南大学—无锡集成电路技术研究所,未经东南大学;东南大学—无锡集成电路技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201710822382.X/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top