[发明专利]一种分时采样保持电路有效
申请号: | 201710964756.1 | 申请日: | 2017-10-17 |
公开(公告)号: | CN107645295B | 公开(公告)日: | 2020-11-06 |
发明(设计)人: | 胡蓉彬;叶荣科;张磊;朱璨;张正平;王健安;蒋和全;胡刚毅 | 申请(专利权)人: | 中电科技集团重庆声光电有限公司 |
主分类号: | H03M1/12 | 分类号: | H03M1/12 |
代理公司: | 北京同恒源知识产权代理有限公司 11275 | 代理人: | 赵荣之 |
地址: | 401332 重庆市*** | 国省代码: | 重庆;50 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种分时采样保持电路,包括输入缓冲器,同时驱动第一采样保持电路和第二采样保持电路,分别驱动第一差分放大器和第二差分放大器;第一差分放大器驱动第三采样保持电路;第二差分放大器驱动第四采样保持电路;还包括时钟处理电路,用于接收外部时钟信号CLK后产生时钟信号,时钟信号CLK1A和CLK2A分别驱动第一采样保持电路和第二采样保持电路;时钟信号CLK1B和CLK2B分别驱动第三采样保持电路和第四采样保持电路;时钟信号CLK1C和CLK2C分别驱动第三采样保持电路和第四采样保持电路。本发明通过设计时钟处理电路,使得两采样通道交替地严格按照外部时钟信号频率对模拟信号进行采样,消除了相位误差,实现了以较低采样频率的电路实现较高采样频率的目的。 | ||
搜索关键词: | 一种 分时 采样 保持 电路 | ||
【主权项】:
一种分时采样保持电路,其特征在于:包括输入缓冲器(110),用于接收外部差分模拟信号VIN+和VIN‑;输入缓冲器(110)同时驱动第一采样保持电路(111)和第二采样保持电路(112);第一采样保持电路(111)驱动第一差分放大器(113);第二采样保持电路(112)驱动第二差分放大器(114);第一差分放大器(113)驱动第三采样保持电路(115);第二差分放大器(114)驱动第四采样保持电路(116);第三采样保持电路(115)输出采样保持后信号VOUT1P和VOUT1N;第四采样保持电路(116)输出采样保持后信号VOUT2P和VOUT2N;分时采样保持电路还包括时钟处理电路(117);时钟处理电路(117)接收外部时钟信号CLK后产生时钟信号CLK1A、CLK2A、CLK1B、CLK2B、CLK1C和CLK2C;时钟信号CLK1A和CLK2A分别驱动第一采样保持电路(111)和第二采样保持电路(112);时钟信号CLK1B和CLK2B分别驱动第三采样保持电路(115)和第四采样保持电路(116);时钟信号CLK1C和CLK2C分别驱动第三采样保持电路(115)和第四采样保持电路(116)。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中电科技集团重庆声光电有限公司,未经中电科技集团重庆声光电有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201710964756.1/,转载请声明来源钻瓜专利网。