[发明专利]一种全并行高吞吐量LDPC译码方法有效
申请号: | 201711268625.6 | 申请日: | 2017-12-05 |
公开(公告)号: | CN107888201B | 公开(公告)日: | 2020-11-03 |
发明(设计)人: | 范明慧;胡阳;吴彬彬;李名祺;王召利;李阿明 | 申请(专利权)人: | 上海神添实业有限公司 |
主分类号: | H03M13/11 | 分类号: | H03M13/11 |
代理公司: | 上海信好专利代理事务所(普通合伙) 31249 | 代理人: | 朱成之;周乃鑫 |
地址: | 200438 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种全并行高吞吐量LDPC译码方法,包含以下过程:步骤1、将从信道中接收的信息进行量化后进行存储,用于后续的变量节点更新;步骤2、进行变量节点的更新;步骤3、进行校验节点的更新;步骤4、当变量节点信息和校验节点信息更新后,完成第一次更新迭代计算,再进行多次更新迭代,变量节点更新值的符号得到译码输出。本发明可使得译码算法的总时钟数减小,提高信息传输的吞吐量,改善通信系统误码性能,同时减少译码算法FPGA实现过程中整体资源的使用率,以此实现全并行译码结构。 | ||
搜索关键词: | 一种 并行 吞吐量 ldpc 译码 方法 | ||
【主权项】:
一种全并行高吞吐量LDPC译码方法,其特征在于,包含以下过程:步骤1、从信道中接收的信息先进行2bit量化,再存入寄存器中,用于后续的变量节点更新;步骤2、进行变量节点的更新;步骤3、进行校验节点的更新;步骤4、当变量节点信息和校验节点信息更新后,完成第一次更新迭代计算,再进行多次更新迭代,变量节点更新值的符号得到译码输出。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海神添实业有限公司,未经上海神添实业有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201711268625.6/,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类