[发明专利]AVS2高级熵编码器实现方法及装置在审
申请号: | 201711325015.5 | 申请日: | 2017-12-13 |
公开(公告)号: | CN109922341A | 公开(公告)日: | 2019-06-21 |
发明(设计)人: | 王世超;李源;彭聪 | 申请(专利权)人: | 博雅视云(北京)科技有限公司 |
主分类号: | H04N19/13 | 分类号: | H04N19/13;H04N19/184;H04N19/70;H04N19/91 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 100190 北京市海淀*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供AVS2高级熵编码器实现方法及装置。该编码器主要由二值化模块、上下文模型模块、算术编码模块组成。在进行高级熵编码时,将上下文模型模块拆分成上下文模型选择模块和上下文模型更新模块,将算术编码模块拆分成编码器状态更新模块和bit生成模块。上述模块采用流水结构,提高熵编码器吞吐率。上下文模型直接使用寄存器存储的方法实现,使上下文模型达到快速存取的目的,并降低硬件实现的复杂度。二值化模块与上下文模型选择模块并行处理,上下文模型更新模块与编码器状态更新模块并行处理,提高熵编码器的处理性能。硬件电路实现装置中使用异步FIFO进行数据缓存及实现前后级模块的跨时钟域操作。 | ||
搜索关键词: | 上下文模型 更新模块 熵编码器 编码器状态 并行处理 算术编码 选择模块 二值化 硬件电路实现 处理性能 跨时钟域 快速存取 流水结构 模块组成 生成模块 数据缓存 异步FIFO 硬件实现 编码器 复杂度 寄存器 吞吐率 熵编码 存储 | ||
【主权项】:
1.一种AVS2高级熵编码器实现方法,其特征在于,该高级熵编码器包括二值化模块、上下文模型模块、算术编码模块;所述上下文模型模块被拆分成功能独立的上下文模型选择模块和上下文模型更新模块;所述算术编码模块被拆分成功能独立的编码器状态更新模块和bit生成模块;所述二值化模块与所述上下文模型选择模块并行处理;所述上下文模型更新模块与所述编码器状态更新模块并行处理。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于博雅视云(北京)科技有限公司,未经博雅视云(北京)科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201711325015.5/,转载请声明来源钻瓜专利网。
- 上一篇:图像编解码方法、装置、系统及存储介质
- 下一篇:全景视频解码方法及装置