[发明专利]一种设备有效
申请号: | 201711459971.2 | 申请日: | 2017-12-28 |
公开(公告)号: | CN109977069B | 公开(公告)日: | 2021-04-20 |
发明(设计)人: | 吴君和;刘品强 | 申请(专利权)人: | 华为技术有限公司 |
主分类号: | G06F15/17 | 分类号: | G06F15/17;G06F15/80 |
代理公司: | 北京三高永信知识产权代理有限责任公司 11138 | 代理人: | 肖庆武 |
地址: | 518129 广东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明实施例公开了一种设备,属于电子技术领域。所述设备包括一个主节点和至少一个从节点,主节点包括四个主CPU、主PCH、第一CPLD,每个从节点包括四个从CPU、第二CPLD,第一CPLD与主PCH和四个主CPU电性连接,每个从节点中的第二CPLD与四个从CPU电性连接,主节点与每个从节点电性连接;主PCH用于产生PMSYNC信号和第一时钟信号,并将其发送至第一CPLD;第一CPLD用于将接收到PMSYNC信号和第一时钟信号发送至四个主CPU;第二CPLD用于接收主PCH产生的PMSYNC信号,获取第二时钟信号,向四个从CPU发送第二时钟信号,当检测到第二时钟信号的第一类跳变沿时,向四个从CPU发送PMSYNC信号;从CPU用于根据第二时钟信号的第二类跳变沿,接收PMSYNC信号。采用本发明,可以防止PMSYNC信号接收错误。 | ||
搜索关键词: | 一种 设备 | ||
【主权项】:
1.一种设备,其特征在于,所述设备包括一个主节点和至少一个从节点,所述主节点包括四个主中央处理器CPU、主平台控制单元PCH、第一复杂可编程逻辑器件CPLD,所述至少一个从节点中的每个从节点包括四个从CPU、第二CPLD,其中:所述第一CPLD分别与所述主PCH和所述四个主CPU电性连接,所述至少一个从节点中的每个从节点中的第二CPLD分别与对应从节点中的四个从CPU电性连接,所述主节点分别与所述至少一个从节点中的每个从节点电性连接;所述主PCH,用于产生状态同步PMSYNC信号和第一时钟信号,并将所述PMSYNC信号和第一时钟信号发送至所述第一CPLD;所述第一CPLD,用于将接收到所述PMSYNC信号和第一时钟信号发送至所述四个主CPU;所述至少一个从节点中的每个从节点包括的第二CPLD,用于接收所述主节点中的主PCH产生的所述PMSYNC信号,获取对应从节点产生的第二时钟信号,分别向对应从节点中的四个从CPU发送所述第二时钟信号,并当检测到所述第二时钟信号的第一类跳变沿时,分别向对应从节点中的四个从CPU发送所述PMSYNC信号;所述至少一个从节点中的每个从节点包括的四个从CPU,用于根据接收到的第二时钟信号的第二类跳变沿,接收所述PMSYNC信号,其中,第一类跳变沿与第二类跳变沿不同。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华为技术有限公司,未经华为技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201711459971.2/,转载请声明来源钻瓜专利网。
- 上一篇:板间通信方法、装置及循环机芯
- 下一篇:一种芯片控制方法和装置