[实用新型]一种具有渐变深槽的屏蔽栅MOS结构有效

专利信息
申请号: 201721655473.0 申请日: 2017-12-01
公开(公告)号: CN207925474U 公开(公告)日: 2018-09-28
发明(设计)人: 钱振华;吴宗宪;王宇澄 申请(专利权)人: 苏州凤凰芯电子科技有限公司
主分类号: H01L29/423 分类号: H01L29/423;H01L29/78
代理公司: 无锡市大为专利商标事务所(普通合伙) 32104 代理人: 曹祖良
地址: 215612 江苏省苏州*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要: 实用新型提出一种具有渐变深槽的屏蔽栅MOS结构,其特征在于,所述沟槽的形状为倒梯形,且分为上下两部分,上部分包括倒梯形栅极导电多晶硅和位于倒梯形栅极导电多晶硅两侧的栅氧化层,下部分包括厚氧化层及厚氧化层包裹的倒梯形屏蔽栅;本实用新型提出的屏蔽栅MOS结构,通过设置渐变沟槽,使得倒梯形的沟槽下部形成倒梯形屏蔽栅和包裹倒梯形屏蔽栅的厚氧化层,这样的结构可提高器件耐压,降低导通电阻,同时可减小芯片面积,节约成本。
搜索关键词: 屏蔽栅 倒梯形 厚氧化层 本实用新型 倒梯形栅极 导电多晶硅 渐变 深槽 导通电阻 渐变沟槽 栅氧化层 减小 耐压 芯片 节约
【主权项】:
1.一种具有渐变深槽的屏蔽栅MOS结构,包括元胞区和终端保护区,所述元胞区位于器件的中心区,所述终端保护区环绕在所述元胞区的周围,所述元胞区由若干个MOSFET器件单元体并联而成,所述MOSFET器件单元体包括半导体基板,所述半导体基板包括第一导电类型重掺杂衬底(1)及位于第一导电类型重掺杂衬底(1)上的第一导电类型外延层(2),所述第一导电类型外延层(2)的上表面为半导体基板的第一主面(001),第一导电类型重掺杂衬底(1)的下表面为半导体基板的第二主面(002),在第一导电类型外延层(2)内沿着第一主面(001)指向第二主面(002)的方向设有沟槽(4),所述沟槽(4)两侧均设有第二导电类型体区(9),所述第二导电类型体区(9)设于第一导电类型外延层(2)内,且内部设有第一导电类型源极区(10),所述第一导电类型源极区(10)位于沟槽(4)左右两侧且邻接,在所述沟槽(4)和第一导电类型源极区(10)上方设有绝缘介质层(11),所述绝缘介质层(11)两侧设有源极接触孔(6),所述源极接触孔(6)内填充有金属,形成源极金属(12),所述源极金属(12)穿过源极接触孔(6)与第二导电类型体区(9)接触,且与第一导电类型源极区(10)欧姆接触,其特征在于,所述沟槽(4)的形状为倒梯形,且分为上下两部分,上部分包括倒梯形栅极导电多晶硅(7)和位于倒梯形栅极导电多晶硅(7)两侧的栅氧化层(8),下部分包括厚氧化层(3)及厚氧化层(3)包裹的倒梯形屏蔽栅(5)。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州凤凰芯电子科技有限公司,未经苏州凤凰芯电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201721655473.0/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top