[发明专利]用于将比原生支持的数据宽度更宽的数据原子地存储到存储器的处理器、方法、系统和指令在审
申请号: | 201780014781.1 | 申请日: | 2017-03-03 |
公开(公告)号: | CN108701027A | 公开(公告)日: | 2018-10-23 |
发明(设计)人: | V.尚布霍格;S.J.罗宾逊;C.D.布赖恩特;J.W.布兰特 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06F9/30 | 分类号: | G06F9/30 |
代理公司: | 中国专利代理(香港)有限公司 72001 | 代理人: | 徐予红;杨美灵 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 处理器包括对应于给定逻辑处理器的数据寄存器的最宽集合。最宽集合的数据寄存器的每个具有以位计的第一宽度。对应于给定逻辑处理器的解码单元要解码指定最宽集合的数据寄存器的指令,并且要解码原子存储到存储器指令。原子存储到存储器指令要指示要具有以位计的第二宽度的数据,所述以位计的第二宽度比以位计的第一宽度更宽。原子存储到存储器指令要指示与存储器位置关联的存储器地址信息。执行单元与解码单元耦合。执行单元响应于原子存储到存储器指令,要将指示的数据原子地存储到存储器位置。 | ||
搜索关键词: | 存储 存储器指令 数据寄存器 存储器位置 逻辑处理器 解码 集合 解码单元 数据原子 存储器地址信息 指令处理器 存储器 耦合 宽度比 处理器 关联 指令 响应 | ||
【主权项】:
1.一种处理器,所述处理器包括:对应于给定逻辑处理器的数据寄存器的最宽集合,所述最宽集合的所述数据寄存器的每个具有以位计的第一宽度;对应于所述给定逻辑处理器的解码单元,所述解码单元用于解码指定所述最宽集合的所述数据寄存器的指令,以及用于解码原子存储到存储器指令,所述原子存储到存储器指令用于指示要具有比所述最宽集合的所述数据寄存器的每个的所述以位计的第一宽度更宽的以位计的第二宽度的数据,以及所述原子存储到存储器指令用于指示与存储器位置关联的存储器地址信息;以及与所述解码单元耦合的执行单元,所述执行单元响应于所述原子存储到存储器指令,将所指示的数据原子地存储到所述存储器位置。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201780014781.1/,转载请声明来源钻瓜专利网。
- 上一篇:用于在存储器约束下管理进程的方法和装置
- 下一篇:图像处理装置