[发明专利]运算处理电路和识别系统在审
申请号: | 201780063513.9 | 申请日: | 2017-07-04 |
公开(公告)号: | CN109844738A | 公开(公告)日: | 2019-06-04 |
发明(设计)人: | 坂口浩章 | 申请(专利权)人: | 索尼半导体解决方案公司 |
主分类号: | G06F17/10 | 分类号: | G06F17/10;G06N3/063 |
代理公司: | 北京康信知识产权代理有限责任公司 11240 | 代理人: | 余刚 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明的目的是执行适合于卷积神经网络中卷积运算的并行处理。多个选择器中的每一个从保留在二维移位寄存器中的数据中依次选择至少部分不同的指定二维区域中的数据。多个二维卷积运算电路中的每一个累积由相应选择器选择的数据与存储在系数存储器中的系数数据相乘的结果,并且相互并行地计算二维区域中的二维卷积运算结果。多个加法器中的每一个在信道方向上将由二维卷积运算电路执行的每一个运算的结果相加,并输出与三维卷积运算结果相同的结果。 | ||
搜索关键词: | 二维卷积 二维区域 卷积运算 运算电路 选择器 相乘 卷积神经网络 运算处理电路 系数存储器 移位寄存器 并行处理 识别系统 系数数据 信道方向 依次选择 运算结果 加法器 二维 相加 运算 并行 三维 存储 输出 保留 | ||
【主权项】:
1.一种运算处理电路,包括:二维移位寄存器,包括设置在第一方向上的多个移位寄存器,所述多个移位寄存器在与所述第一方向垂直相交的第二方向上排列并依次连接;多个选择器,所述多个选择器从所述二维移位寄存器中保存的数据中依次选择至少部分彼此不同的预定二维区域中的数据;系数存储器,所述系数存储器存储与所述二维移位寄存器中保存的数据相对应的系数数据;多个二维卷积运算电路,所述多个二维卷积运算电路对应于所述多个选择器设置,并且被配置为将由所述选择器选择的数据与存储在所述系数存储器中的系数数据相乘,并且累加相乘的结果,以并行计算所述二维区域中的二维卷积运算结果;以及多个加法器电路,所述多个加法器电路对应于所述多个二维卷积运算电路设置,并且被配置为在信道方向上将所述多个二维卷积运算电路的运算结果相加,以输出三维卷积运算结果。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于索尼半导体解决方案公司,未经索尼半导体解决方案公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201780063513.9/,转载请声明来源钻瓜专利网。
- 上一篇:用于非监督式信息提取的方法和设备
- 下一篇:用于在多种信号中模式识别的方法