[发明专利]一种CPLD-FPGA版本、阶段信息三状态显示模块化实现方法在审
申请号: | 201810008191.4 | 申请日: | 2018-01-04 |
公开(公告)号: | CN108536565A | 公开(公告)日: | 2018-09-14 |
发明(设计)人: | 季冬冬 | 申请(专利权)人: | 郑州云海信息技术有限公司 |
主分类号: | G06F11/32 | 分类号: | G06F11/32 |
代理公司: | 济南信达专利事务所有限公司 37100 | 代理人: | 张靖 |
地址: | 450000 河南省郑州市*** | 国省代码: | 河南;41 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种CPLD‑FPGA版本、阶段信息三状态显示模块化实现方法,所述方法通过FSM控制LED的显示状态,每个LED显示三种信息状态:常灭、定频闪烁以及常亮三种状态,通过LED显示状态的组合,显示服务器的CPLD‑FPGA阶段信息和版本信息。本发明方法在已有CPLD/FPGA基础上增加了服务器LED阶段版本显示模块,不会增加额外的CPLD/FPGA芯片,因此不会增加硬件成本;克服了阶段版本同时显示与LED数目有限的矛盾,避免了LED数目增加所造成的硬件成本的增加;同时模块化设计方案增加了代码的移植能力,可以根据项目需求应用于不同项目中,可以有效解决由于LED数目有限造成不能同时显示阶段版本信息的问题,同时为解决不同项目中LED数目不一致和点亮LED有效电平不一致的问题。 | ||
搜索关键词: | 阶段信息 状态显示模块 版本信息 硬件成本 不一致 模块化设计 显示服务器 版本显示 三种状态 数目增加 显示阶段 显示状态 项目需求 信息状态 有效电平 有效解决 常亮 点亮 定频 服务器 芯片 闪烁 移植 应用 矛盾 | ||
【主权项】:
1.一种CPLD‑FPGA版本、阶段信息三状态显示模块化实现方法,其特征在于,所述方法通过FSM控制LED的显示状态,每个LED显示三种信息状态:常灭、定频闪烁以及常亮三种状态,通过LED显示状态的组合,显示服务器的CPLD‑FPGA阶段信息和版本信息。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于郑州云海信息技术有限公司,未经郑州云海信息技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201810008191.4/,转载请声明来源钻瓜专利网。