[发明专利]高速内部迟滞型比较器在审
申请号: | 201810223604.0 | 申请日: | 2018-03-19 |
公开(公告)号: | CN108449077A | 公开(公告)日: | 2018-08-24 |
发明(设计)人: | 王维宇;魏郁忠 | 申请(专利权)人: | 威盛电子股份有限公司 |
主分类号: | H03K5/24 | 分类号: | H03K5/24;H03M1/12 |
代理公司: | 北京市柳沈律师事务所 11105 | 代理人: | 王珊珊 |
地址: | 中国台*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种高速内部迟滞型比较器。高速内部迟滞型比较器的差动放大器的有源负载的晶体管控制端设置有阻抗提供单元,以提高晶体管工作在主动区时的增益,加快高速内部迟滞型比较器的响应速度。 | ||
搜索关键词: | 迟滞型比较器 差动放大器 晶体管控制 提供单元 源负载 晶体管 区时 阻抗 响应 | ||
【主权项】:
1.一种高速内部迟滞型比较器,包括:一差动放大器,包括:一有源负载,耦接该差动放大器的电源端以及输出端,该有源负载包括:一第一晶体管,其第一端与第二端分别耦接该差动放大器的电源端与该差动放大器的第一输出端;一第二晶体管,其第一端与第二端分别耦接该差动放大器的电源端与该差动放大器的第二输出端,该第二晶体管的控制端还耦接该第一晶体管的第二端;一第一阻抗提供单元,耦接于该第一晶体管的控制端与该第二晶体管的控制端之间,提供一第一阻抗;一第三晶体管,其第一端与第二端分别耦接该差动放大器的电源端与该差动放大器的第二输出端;一第四晶体管,其第一端与第二端分别耦接该差动放大器的电源端与该差动放大器的第一输出端,该第四晶体管的控制端还耦接该第三晶体管的第二端;以及一第二阻抗提供单元,耦接于该第三晶体管的控制端与该第四晶体管的控制端之间,提供一第二阻抗。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于威盛电子股份有限公司,未经威盛电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201810223604.0/,转载请声明来源钻瓜专利网。