[发明专利]一种基于CPLD-FPGA的服务器上电时序检测方法与系统在审

专利信息
申请号: 201810287686.5 申请日: 2018-04-03
公开(公告)号: CN108804275A 公开(公告)日: 2018-11-13
发明(设计)人: 季冬冬 申请(专利权)人: 郑州云海信息技术有限公司
主分类号: G06F11/28 分类号: G06F11/28;G06F11/32
代理公司: 济南诚智商标专利事务所有限公司 37105 代理人: 李修杰
地址: 450018 河南省郑州市*** 国省代码: 河南;41
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供一种基于CPLD‑FPGA的服务器上电时序检测方法与系统,所述方法包括:S101、设置状态机寄存器;S102、当前状态下,开启当前VR,并经CPLD‑FPGA输出PWRGD信号;S103、当监测到PWRGD信号时,状态机寄存器保存当前状态值,并点亮测试LED;S104、如果当前VR使能,状态机进入下一状态,并进行下一状态下的VR开启;如果当前VR使能异常,则保留当前状态值;S105、依次显示各个起电状态。本发明解决了服务器上电测试时需要用万用表逐步测量电压所造成的不直观的问题,实现服务器上电状态直观显示,提高了上电测试效率。且本发明有效减少了其他监测单个电信号LED的数目,减少了PCB面积,降低了制造成本。
搜索关键词: 服务器 上电测试 上电时序 使能 万用表 状态机寄存器 测量电压 点亮测试 起电状态 上电状态 设置状态 依次显示 有效减少 直观显示 制造成本 寄存器 状态机 监测 检测 直观 输出 保存 保留
【主权项】:
1.一种基于CPLD‑FPGA的服务器上电时序检测方法,其特征在于,包括以下步骤:S1、设置状态机寄存器;S2、当前状态下,开启当前VR,并经CPLD‑FPGA输出PWRGD信号;S3、当监测到PWRGD信号时,状态机寄存器保存当前状态值,并点亮测试LED;S4、如果当前VR使能,状态机进入下一状态,并进行下一状态下的VR开启;如果当前VR使能异常,则保留当前状态值;S5、依次显示各个起电状态。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于郑州云海信息技术有限公司,未经郑州云海信息技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201810287686.5/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top