[发明专利]多Host CPU级联方法及系统有效
申请号: | 201810497465.0 | 申请日: | 2018-05-22 |
公开(公告)号: | CN110515869B | 公开(公告)日: | 2021-09-21 |
发明(设计)人: | 叶晓龙 | 申请(专利权)人: | 杭州海康威视数字技术股份有限公司 |
主分类号: | G06F13/20 | 分类号: | G06F13/20;G06F13/28 |
代理公司: | 北京博思佳知识产权代理有限公司 11415 | 代理人: | 林祥 |
地址: | 310051 浙*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本申请提供一种多Host CPU级联方法及系统,该系统包括:控制芯片、CPU、PCIE交换芯片以及PCIE网卡;其中:所述控制芯片,用于向所述PCIE网卡下发第一配置指令;所述PCIE网卡,用于根据所述第一配置指令将物理端口虚拟化为多个VF网卡;所述控制芯片,还用于向所述PCIE交换芯片下发第二配置指令;所述PCIE交换芯片,用于根据所述第二配置指令为各Host Port分配VF网卡;所述控制芯片,还用于控制所述CPU上电启动;所述CPU,用于上电启动后,进行PCI扫描,建立自身的虚拟PCI总线域;所述CPU,还用于识别从属于自身的虚拟PCI总线域的VF网卡,并加载VF网卡驱动,通过该VF网卡实现对内/对外的通信。该方法可以满足多个CPU作为Host CPU的需求。 | ||
搜索关键词: | host cpu 级联 方法 系统 | ||
【主权项】:
1.一种多主中央处理单元Host CPU级联系统,其特征在于,包括控制芯片、CPU、外设组件高速互联PCIE交换芯片以及PCIE网卡,所述PCIE交换芯片支持多根输入/输出虚拟化MR-IOV功能,所述PCIE网卡支持单根输入/输出虚拟化SR-IOV功能,所述交换芯片上设置有多个Host端口Port,所述CPU通过所述Host Port与所述交换芯片连接,其中:/n所述控制芯片,用于向所述PCIE网卡下发第一配置指令;/n所述PCIE网卡,用于根据所述第一配置指令将物理端口虚拟化为多个虚拟功能VF网卡;/n所述控制芯片,还用于向所述PCIE交换芯片下发第二配置指令;/n所述PCIE交换芯片,用于根据所述第二配置指令为各Host Port分配VF网卡;/n所述控制芯片,还用于控制所述CPU上电启动;/n所述CPU,用于上电启动后,进行外设组件互联PCI扫描,建立自身的虚拟PCI总线域;/n所述CPU,还用于识别从属于自身的虚拟PCI总线域的VF网卡,并加载VF网卡驱动,通过该VF网卡实现对内/对外的通信。/n
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杭州海康威视数字技术股份有限公司,未经杭州海康威视数字技术股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201810497465.0/,转载请声明来源钻瓜专利网。