[发明专利]一种64通道高精度数据采集系统有效
申请号: | 201810701047.9 | 申请日: | 2018-06-29 |
公开(公告)号: | CN108919707B | 公开(公告)日: | 2020-11-24 |
发明(设计)人: | 王争;马俊成;高娟 | 申请(专利权)人: | 王争 |
主分类号: | G05B19/042 | 分类号: | G05B19/042 |
代理公司: | 成都九鼎天元知识产权代理有限公司 51214 | 代理人: | 胡川 |
地址: | 610073 四川省成都市青*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种64通道高精度数据采集系统,其通过将参考时钟分成64个相同的数据时钟分别用于ADC模块的数据采集,将控制时钟分成64个相同的转换时钟分别用于ADC模块的模数转换;ADC模块的每一帧采样数据包括20个比特,且最高比特位的两个比特中的值为预设值;数据接收单元在基于数据时钟接收采样数据时,并判断所接收到的前两个比特中的值是否为预设值,在前两个比特中的值不是预设值时,进行预定时间的延迟后继续接收采样数据,直至前两个比特中的值为预设值,数据接收单元接收的每一帧采样数据发送至FIFO存储单元进行存储后,由串并转换单元基于转换时钟进行串并转换。本发明能够只依靠一路时钟采样接收64路串行数据。 | ||
搜索关键词: | 一种 64 通道 高精度 数据 采集 系统 | ||
【主权项】:
1.一种64通道高精度数据采集系统,其特征在于,包括时钟产生模块、第一时钟缓冲模块、第二时钟缓冲模块、ADC模块和FPGA模块,所述FPGA模块包括64路数据通道,所述数据通道由依次连接的数据接收单元、FIFO存储单元和串并转换单元组成,所述ADC模块为64个,且与64路所述数据通道一一对应;所述时钟产生模块用于产生参考时钟和控制时钟;所述第一时钟缓冲模块用于依据所述参考时钟产生64个与参考时钟频率相同的数据时钟,并分别发送至64个所述ADC模块和数据接收单元;所述第二时钟缓冲模块用于依据所述控制时钟产生64个与控制时钟频率相同的转换时钟,并分别发送至64个所述ADC模块、FIFO存储单元和串并转换单元;所述ADC模块用于基于所述数据时钟进行数据采集,并基于所述转换时钟进行模数转换得到采样数据,将所述采样数据发送至对应的数据接收单元,其中,每一帧采样数据包括20个比特,且最高比特位的两个比特中的值为预设值,其余比特位的比特中的值为实际采样值;所述数据接收单元用于基于所述数据时钟接收所述采样数据,并在接收所述采样数据的同时,判断所接收到的前两个比特中的值是否为预设值,在所述前两个比特中的值不是预设值时,进行预定时间的延迟后重新接收所述采样数据,直至前两个比特中的值为预设值,以及在所述前两个比特中的值是预设值时,在每接收完一帧采样数据后,将所述采样数据发送至所述FIFO存储单元;所述FIFO存储单元用于基于所述转换时钟存储所述采样数据;所述串并转换单元用于基于所述转换时钟对所述FIFO存储单元存储的采样数据进行串并转换。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于王争,未经王争许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201810701047.9/,转载请声明来源钻瓜专利网。
- 上一篇:多功能定时定次电子训练哨及其控制方法
- 下一篇:一种基于物联网的养殖管理系统
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置