[发明专利]高并行度计算平台、系统及计算实现方法有效
申请号: | 201810765894.1 | 申请日: | 2018-07-12 |
公开(公告)号: | CN110716751B | 公开(公告)日: | 2022-10-18 |
发明(设计)人: | 王俊斌;王汐;方绍峡;于谦;隋凌志;单羿 | 申请(专利权)人: | 赛灵思公司 |
主分类号: | G06F9/38 | 分类号: | G06F9/38;G06N3/04;G06N3/063;G06N3/08 |
代理公司: | 北京展翼知识产权代理事务所(特殊普通合伙) 11452 | 代理人: | 张阳 |
地址: | 美国加利福尼亚*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种高并行度计算平台,系统及相关实现方法。该计算平台包括:包括:输入缓存,用于缓存从外部存储器读取的第一和第二数据;读控制器模块,用于从所述输入缓存中读取并行计算模块执行单次操作所需的第一和第二数据,其中读取的第二数据的份数是第一数据的份数的N倍,N是大于等于2的整数;在N倍系统时钟频率下运行的并行计算模块,用于在单次操作中完成所述第一和第二数据的特定计算,其中每一份第一数据都被N份第二数据复用,以完成一个系统时钟周期内的计算;以及结果缓存,用于缓存从并行计算模块输出的计算结果。由此,通过计算倍频配合数据复用,能够突破数据搬运模块的运行频率限制,从而提升计算平台整体的计算效率。 | ||
搜索关键词: | 并行 计算 平台 系统 实现 方法 | ||
【主权项】:
1.一种高并行度计算平台,包括:/n在系统时钟频率下运行的输入缓存,用于缓存从外部存储器读取的、用于进行高并行度计算的第一数据和第二数据;/n在系统时钟频率下运行的读控制器模块,用于从所述输入缓存中读取并行计算模块执行单次操作所需的第一数据和第二数据,其中读取的第二数据的份数是第一数据的份数的N倍,N是大于等于2的整数;/n在N倍系统时钟频率下运行的并行计算模块,用于在单次操作中完成所述第一数据和所述第二数据的特定计算,其中每一份第一数据都被N份第二数据复用,以完成一个系统时钟周期内的计算;以及/n在系统时钟频率下运行的结果缓存,用于缓存从所述并行计算模块输出的计算结果。/n
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于赛灵思公司,未经赛灵思公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201810765894.1/,转载请声明来源钻瓜专利网。
- 上一篇:用于部分波前合并的方法和系统
- 下一篇:开机控制方法、装置和设备