[发明专利]全数字高速并行载波同步装置、方法及数字通信接收机在审
申请号: | 201810953335.3 | 申请日: | 2018-08-21 |
公开(公告)号: | CN109067514A | 公开(公告)日: | 2018-12-21 |
发明(设计)人: | 朱骏;卢红丽 | 申请(专利权)人: | 华清瑞达(天津)科技有限公司 |
主分类号: | H04L7/027 | 分类号: | H04L7/027;H04L27/00 |
代理公司: | 北京商专永信知识产权代理事务所(普通合伙) 11400 | 代理人: | 方挺;车江华 |
地址: | 300393 天津市西青区*** | 国省代码: | 天津;12 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开一种全数字高速并行载波同步装置,其中,第一、二数字混频器组的信号输入端分别用于接收m路并行中频信号以进行混频处理;第一、第二数字混频器组的输出端分别与对应的第一低通滤波器组和第二低通滤波器组的输入端连接;第一、第二低通滤波器组的输出端分别与鉴相器组相连接;鉴相器组的输出端与环路滤波器的输入端连接,环路滤波器的输出端与载波数字控制振荡器的输入端连接;载波数字控制振荡器的余弦载波输出端与第一数字混频器组的载波输入端连接,载波数字控制振荡器的正弦载波输出端与第二数字混频器组的载波输入端连接。本实施例中的装置能够有效解决当前数字电路和处理器件速度受限的问题。 | ||
搜索关键词: | 输出端 输入端连接 数字混频器 数字控制振荡器 低通滤波器组 载波同步装置 环路滤波器 高速并行 鉴相器 全数字 数字通信接收机 信号输入端 处理器件 混频处理 数字电路 速度受限 有效解决 余弦载波 正弦载波 中频信号 并行 | ||
【主权项】:
1.一种全数字高速并行载波同步装置,其特征在于,包括:第一和第二数字混频器组、第一和第二低通滤波器组、鉴相器组、环路滤波器和载波数字控制振荡器;其中,所述第一数字混频器组和第二数字混频器组的信号输入端分别用于接收m路并行中频信号以进行混频处理;所述第一数字混频器组和第二数字混频器组的输出端分别与对应的第一低通滤波器组和第二低通滤波器组的输入端连接;所述第一低通滤波器组和第二低通滤波器组的输出端分别与所述鉴相器组相连接;所述鉴相器组的输出端与所述环路滤波器的输入端连接,所述环路滤波器的输出端与所述载波数字控制振荡器的输入端连接;所述载波数字控制振荡器的余弦载波输出端与所述第一数字混频器组的载波输入端连接,所述载波数字控制振荡器的正弦载波输出端与所述第二数字混频器组的载波输入端连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华清瑞达(天津)科技有限公司,未经华清瑞达(天津)科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201810953335.3/,转载请声明来源钻瓜专利网。
- 上一篇:一种半双工通信方法、装置及系统
- 下一篇:一种分数阶多体系混沌信号发生器