[发明专利]一种基于FPGA的千兆以太网到SLIP的转换系统有效
申请号: | 201811041694.8 | 申请日: | 2018-09-07 |
公开(公告)号: | CN109218154B | 公开(公告)日: | 2021-05-18 |
发明(设计)人: | 李湘琼;褚艳;郭鹏程;郑晓锐;杜强 | 申请(专利权)人: | 深圳市常茂信科技开发有限公司 |
主分类号: | H04L12/40 | 分类号: | H04L12/40;H04L1/00 |
代理公司: | 北京华仲龙腾专利代理事务所(普通合伙) 11548 | 代理人: | 黄玉珏 |
地址: | 518000 广东省深圳市宝安区*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及电子信息技术领域,公开了一种基于FPGA的千兆以太网到SLIP的转换系统,包括GE PHY模块、MAC Rx模块、DDR CTRL模块以及SLIP Framer模块,通过SGMII总线接收外部PHY芯片发送的以太网报文,转换为8bit并行的MAC帧,发送到GMII总线,将GMII总线上传送的MAC帧去掉前导码和CRC,增加帧开始和结束的标识,一起发送出去,将去掉前导码和CRC的MAC帧写入DDR3芯片,将MAC帧从DDR3芯片中读取出来,将DDR3芯片中读取出来的数据进行SLIP成帧操作。本发明填补了目前业界没有专用芯片实现千兆以太网到SLIP的直接转换的空缺。 | ||
搜索关键词: | 一种 基于 fpga 千兆 以太网 slip 转换 系统 | ||
【主权项】:
1.一种基于FPGA的千兆以太网到SLIP的转换系统,其特征在于,包括GE PHY模块(11)、MAC Rx模块(12)、DDR CTRL模块(13)以及SLIP Framer模块(14),其中,GE PHY模块(11),接收SGMII总线上的串行数据流转换为并行的MAC帧,并发送到GMII总线上;MAC Rx模块(12),接收GMII总线上的MAC帧,去掉前导码和CRC,并标识帧的开始和结束,发送到DDR CTRL模块;DDR CTRL模块(13),DDR CTRL模块(13)连接于DDR3Chip模块(15),DDR CTRL模块(13)控制DDR3芯片的读写,用于消除千兆以太网和SLIP之间的带宽差异;SLIP Framer模块(14),接收来自DDR3芯片的读取数据,进行SLIP成帧操作。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市常茂信科技开发有限公司,未经深圳市常茂信科技开发有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201811041694.8/,转载请声明来源钻瓜专利网。