[发明专利]将高速多通道链路中的通道与互连之间的训练模式序列解相关有效
申请号: | 201811176643.6 | 申请日: | 2014-03-03 |
公开(公告)号: | CN109617572B | 公开(公告)日: | 2021-12-10 |
发明(设计)人: | K·C·拉斯特德;A·O·兰 | 申请(专利权)人: | 英特尔公司 |
主分类号: | H04L25/02 | 分类号: | H04L25/02;H04B3/40;H04L5/14 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 姬利永;张欣 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 用于将用于高速链路和互连的训练模式序列解相关的方法、装置和系统。高速链路和互连在每个方向采用多条通道用于发射和接收数据,并且可经由中间板(诸如背板或中间板)中的信号路径或者经由线缆物理地实现。在链路训练期间,在每个通道上发送包括伪随机位序列(PRBS)的训练模式。用于每条通道的PRBS由PRBS生成器基于对该通道而言唯一的PRBS多项式生成。由于每条通道采用不同的PRBS多项式,通道之间的训练模式可基本上是不相关的。可在链路端点之间执行链路协商以便确保用于高速链路或互连中的所有通道的PRBS多项式是唯一的。示例性使用包括以太网链路、无限带宽链路和多通道串行互连。 | ||
搜索关键词: | 高速 通道 中的 互连 之间 训练 模式 序列 相关 | ||
【主权项】:
1.一种装置,包括:处理器,具有一个或多个处理器核和存储器接口;存储器,耦合到所述处理器的存储器接口;以及网络芯片,耦合到所述处理器,包括:包括发射端口和接收端口的高速通信接口,所述发射端口被配置成用于通过多条发射通道发射信号并且所述接收端口被配置成用于通过多条接收通道接收信号;以及多个链路训练模式生成器,各自被配置成用于采用伪随机位序列(PRBS)多项式生成用于对应的发射通道的PRBS链路训练模式,其中每个PRBS多项式被配置成用于生成11位PRBS,并且所述多条通道包括四条通道,0、1、2和3,并且所述PRBS多项式包括:用于通道0的l+x5+x6+x10+x11;用于通道1的l+x5+x6+x9+x11;用于通道2的1+x4+x6+x8+x11;以及用于通道3的l+x4+x6+x7+x11。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201811176643.6/,转载请声明来源钻瓜专利网。