[发明专利]一种基于SRIO总线的多核并行信号处理系统及方法在审
申请号: | 201811230162.9 | 申请日: | 2018-10-22 |
公开(公告)号: | CN109656861A | 公开(公告)日: | 2019-04-19 |
发明(设计)人: | 杨经纬;黄勇;唐琳;陈曦;李爽爽;李灿乐 | 申请(专利权)人: | 上海无线电设备研究所 |
主分类号: | G06F13/42 | 分类号: | G06F13/42 |
代理公司: | 上海元好知识产权代理有限公司 31323 | 代理人: | 包姝晴;张妍 |
地址: | 200090 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种基于SRIO总线的多核并行信号处理系统及方法,涉及硬件体系结构及软件架构,基于SRIO高速交换芯片,DSP之间实现高速互联;采用异步消息机制,实现每个DSP核心运算吞吐量的最大化,能够有效提高系统整体效率及计算的并行度;本发明基于异步消息的编程模型,使得开发人员可以高效快速地实现并行信号处理算法到DSP处理单元的映射,本发明可用于雷达、数字图像处理等领域。 | ||
搜索关键词: | 信号处理系统 多核并行 总线 并行信号处理 数字图像处理 异步消息机制 硬件体系结构 编程模型 高速互联 高速交换 高效快速 软件架构 系统整体 异步消息 并行度 最大化 映射 可用 算法 运算 吞吐量 雷达 芯片 开发 | ||
【主权项】:
1.一种基于SRIO总线的多核并行信号处理系统,其特征在于,包含:若干片DSP,其内部设置有SRIO通信模块;高速互联交换芯片,其实现任意两片DSP之间的SRIO互联;所述高速互联交换芯片通过VPX接口引出SRIO接口,实现板级互联;用于各处理单元的电源管理及接口管理的CPLD;FPGA芯片,其基于SRIO接口与所述高速互联交换芯片连接,使该FPGA芯片与DSP之间实现互联。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海无线电设备研究所,未经上海无线电设备研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201811230162.9/,转载请声明来源钻瓜专利网。