[发明专利]一种CMOS管及其制造方法有效

专利信息
申请号: 201811276406.7 申请日: 2018-10-30
公开(公告)号: CN110233151B 公开(公告)日: 2021-10-01
发明(设计)人: 徐鹤川;其他发明人请求不公开姓名 申请(专利权)人: 上海权策微电子技术有限公司
主分类号: H01L27/092 分类号: H01L27/092;H01L21/8238
代理公司: 深圳峰诚志合知识产权代理有限公司 44525 代理人: 杨玉真
地址: 201203 上海市浦东新区中国*** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供一种CMOS管及其制造方法,通过在CMOS管的栅极结构制备过程中在器件集成一种高阻值方块电阻的多晶硅电阻,从而可以使电阻器件的面积缩小,进而提高芯片的集成度,此外,本发明中的隔离区多晶硅电阻四周分别被氮化硅层、第二侧墙、第二栅介质层完全包裹,具有更强的抗干扰能力,能够一定程度上抵御可动离子电荷、界面电荷对多晶硅电阻阻值的影响,因而具有更好的阻值精度,更佳的热稳定性,进而提升电路的性能。
搜索关键词: 一种 cmos 及其 制造 方法
【主权项】:
1.一种CMOS管,其特征在于,包括:衬底;第一隔离区和第二隔离区,所述第一隔离区和所述第二隔离区间隔设置于所述衬底,所述第二隔离区的宽度大于所述第一隔离区的宽度;第一源漏区和第二源漏区,所述第一源漏区和所述第二源漏区注入形成于所述衬底上表面,所述第一源漏区与所述第一隔离区连接,所述第二源漏区与所述第二隔离区连接;第一轻掺杂漏极区和第二轻掺杂漏极区,所述第一轻掺杂漏极区和所述第二轻掺杂漏极区注入形成于所述衬底上表面,所述第一轻掺杂漏极区与所述第一源漏区连接,所述第二轻掺杂漏极区与所述第二源漏区连接;第一栅介质层和第二栅介质层,所述第一栅介质层和所述第二栅介质层同时生长于所述衬底上表面,所述第一栅介质层覆盖所述第一轻掺杂漏极区和所述第二轻掺杂漏极区,所述第二栅介质层位于所述第二隔离区之上;第一侧墙和第二侧墙,所述第一侧墙和所述第二侧墙高度相同,所述第一侧墙形成于所述第一栅介质层之上,并位于所述第一栅介质层两端,所述第二侧墙形成于所述第二栅介质层之上,并位于所述第二栅介质层两端;隔离区多晶硅电阻,所述隔离区多晶硅电阻形成于所述第二栅介质层之上,并位于所述第二侧墙内;氮化硅层,所述氮化硅层形成于所述隔离区多晶硅电阻之上,所述氮化硅层的高度与所述隔离区多晶硅电阻的高度之和与所述第二侧墙的高度相同;金属栅极,所述金属栅极形成于所述第一侧墙内,所述金属栅极上端与所述第一侧墙上端持平;功函数层,所述功函数层形成于所述金属栅极和所述第一侧墙与所述第一栅介质层之间,所述功函数层上端与所述第一侧墙上端持平;电介质隔离层,所述电介质隔离层形成于所述衬底之上,并不覆盖所述第一栅介质层和所述第二栅介质层,所述电介质隔离层的厚度等于所述第一栅介质层的厚度与所述第一侧墙高度之和。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海权策微电子技术有限公司,未经上海权策微电子技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201811276406.7/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top