[发明专利]一种基于FPGA的动态可重配置视频缩放器有效
申请号: | 201811419990.7 | 申请日: | 2018-11-26 |
公开(公告)号: | CN109587500B | 公开(公告)日: | 2021-01-01 |
发明(设计)人: | 牛盼情;王聪;李请坤;王浩然;郭晓光 | 申请(专利权)人: | 中国航空工业集团公司洛阳电光设备研究所 |
主分类号: | H04N19/423 | 分类号: | H04N19/423;H04N19/436 |
代理公司: | 西北工业大学专利中心 61204 | 代理人: | 陈星 |
地址: | 471099 *** | 国省代码: | 河南;41 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提出一种基于FPGA的动态可重配置视频缩放器,包括输入视频检测、缩放地址遍历、缩放地址映射、帧缓存视频数据选择、计算输入缓存、帧缓存、计算视频数据选择、延时、抗锯齿计算、输出视频数据选择以及缩放模式识别单元。缩放模式识别单元根据给定的缩放参数生成缩放模式控制指令(数据流控制标志)和缩放计算参数,数据流控制标志通过控制三个视频数据选择单元实现对视频缩放系统的动态重构,从而实现视频缩放延时的大幅缩减以及视频缩放器对帧缓存读写带宽需求的有效减少。本发明的可配置视频缩放器具有参数可在线配置、结构可动态变化等灵活特性。 | ||
搜索关键词: | 一种 基于 fpga 动态 配置 视频 缩放 | ||
【主权项】:
1.一种基于FPGA的动态可重配置视频缩放器,其特征在于:包括输入视频检测、缩放地址遍历、缩放地址映射、帧缓存视频数据选择、计算输入缓存、帧缓存、计算视频数据选择、延时、抗锯齿计算、输出视频数据选择以及缩放模式识别单元;所述缩放模式识别单元的输出端通过指令信号线与缩放地址遍历单元、缩放地址映射单元、帧缓存视频数据选择单元、计算视频数据选择单元以及输出视频数据选择单元的控制输入端相连,所述的缩放模式识别单元解析计算外部给定的缩放指令生成缩放模式控制指令和缩放计算参数;所述帧缓存视频数据选择单元的数据输入端与外部输入视频信号数据线以及抗锯齿计算单元的输出信号数据线相连,数据输出端与帧缓存单元的数据输入端相连,实现根据指令信号线状态选择不同的输入数据到帧缓存单元;所述计算视频数据选择单元的数据输入端与计算输入缓存单元输出信号数据线以及帧缓存单元输出信号数据线相连,数据输出端与抗锯齿计算单元输入端相连,实现根据指令信号线状态选择不同的计算数据到抗锯齿计算单元;所述输出视频数据选择单元的数据输入端与抗锯齿计算单元的输出信号数据线以及帧缓存单元的输出信号数据线相连,数据输出端直接输出缩放结果,实现根据指令信号线状态选择不同的输出数据;所述输入视频检测单元输入端与外部输入视频信号数据线相连,实现对输入视频当前行列地址的检测;所述缩放地址遍历单元的输入端与输入视频检测单元的输出端相连,输出端与缩放地址映射单元相连,生成缩放后视频行列地址;所述缩放地址映射单元的输出端与计算输入缓存单元以及帧缓存单元的读取地址输入信号端口相连,并与延时单元的输入端相连,实现缩放后视频行列地址与缩放源视频行列地址的反向映射计算,并生成缩放插值计算系数;所述计算输入缓存单元实现将输入视频按照奇偶行、奇偶列分开的形式存储;所述帧缓存单元用于存储一帧缩放源视频或者缩放后视频;所述延时单元输出端与抗锯齿计算单元相连,实现抗锯齿计算输入视频数据与计算系数的计算时钟对齐;所述抗锯齿计算单元用于减轻缩放计算过程中画面的锯齿效应。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国航空工业集团公司洛阳电光设备研究所,未经中国航空工业集团公司洛阳电光设备研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201811419990.7/,转载请声明来源钻瓜专利网。