[发明专利]时间测量装置及方法在审
申请号: | 201811435173.0 | 申请日: | 2018-11-28 |
公开(公告)号: | CN109450584A | 公开(公告)日: | 2019-03-08 |
发明(设计)人: | 陈庆邦;刘晶;赵旭阳;王绍伟;陆海威 | 申请(专利权)人: | 上海东土远景工业科技有限公司 |
主分类号: | H04J3/06 | 分类号: | H04J3/06;H04L12/26 |
代理公司: | 北京品源专利代理有限公司 11332 | 代理人: | 孟金喆 |
地址: | 201203 上海市*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明实施例公开了一种时间测量装置及方法,包括:时间测量电路、FPGA电路、以及主处理器;时间测量电路分别与FPGA电路及至少两个待测设备相连,用于同时获取至少两个待测设备的时间信号,并发送至FPGA电路;FPGA电路与主处理器相连,用于分别从至少两个待测设备的时间信号中提取相应待测设备的时间信息,并发送至主处理器;主处理器,用于根据各待测设备的时间信息计算各待测设备的时间值,并计算各待测设备的时间值相对于基准时间值的偏差时间值,本发明实施例的技术方案,能够基于同一时间测量基准点计算各待测设备的时间偏差,提高待测设备的时间偏差的准确性和可参考性。 | ||
搜索关键词: | 待测设备 主处理器 时间测量电路 时间测量装置 时间偏差 时间信号 时间测量基准 时间信息计算 发送 时间信息 | ||
【主权项】:
1.一种时间测量装置,其特征在于,包括:时间测量电路、FPGA电路、以及主处理器;所述时间测量电路分别与所述FPGA电路及至少两个待测设备相连,用于同时获取至少两个所述待测设备的时间信号,并发送至所述FPGA电路,其中,所述时间测量电路包括至少两路时间测量单元,每路所述时间测量单元均与所述FPGA电路相连,且分别与一个所述待测设备相连,以获取相应待测设备的时间信号;所述FPGA电路与所述主处理器相连,用于分别从至少两个所述待测设备的时间信号中提取相应待测设备的时间信息,并发送至所述主处理器;所述主处理器,用于根据各所述待测设备的时间信息计算各所述待测设备的时间值,并计算各所述待测设备的时间值相对于基准时间值的偏差时间值。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海东土远景工业科技有限公司,未经上海东土远景工业科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201811435173.0/,转载请声明来源钻瓜专利网。