[发明专利]一种通用CAN控制器芯片的板级验证系统有效
申请号: | 201811436236.4 | 申请日: | 2018-11-28 |
公开(公告)号: | CN109634256B | 公开(公告)日: | 2020-08-04 |
发明(设计)人: | 徐小倩;穆辛;付鹏;王艳翔;李健;彭斌;王莉;王潇潇;毛鹤莉;姜爽;孔瀛;樊旭;刘松林;胡贵才;崔旭彤 | 申请(专利权)人: | 北京时代民芯科技有限公司;北京微电子技术研究所 |
主分类号: | G05B23/02 | 分类号: | G05B23/02 |
代理公司: | 中国航天科技专利中心 11009 | 代理人: | 徐晓艳 |
地址: | 100076 北*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种通用CAN控制器芯片的板级验证系统,包括至少2个CAN控制器节点和1个CAN总线分析仪,CAN控制器节点之间通过CAN总线相互通信,其中一个CAN控制器节点为待测试节点,其余CAN控制器节点为基准节点,待测试节点包括加载有待验证CAN控制器芯片verilog代码的FPGA,FPGA内部包括CAN控制器模块,用于实现CAN控制器芯片的功能,待测试节点与任意一个基准节点分别作为通信链路的收端和发端,运行收发匹配的CAN控制器测试验证程序,实现节点配置与节点间通信,CAN总线分析仪通过监测CAN总线上的数据帧,验证CAN控制器芯片verilog代码的正确性。本发明灵活可控,通用性强。 | ||
搜索关键词: | 一种 通用 can 控制器 芯片 验证 系统 | ||
【主权项】:
1.一种通用CAN控制器芯片的板级验证系统,其特征在于包括至少2个CAN控制器节点和1个CAN总线分析仪,CAN控制器节点之间通过CAN总线相互通信,其中一个CAN控制器节点为待测试节点,其余CAN控制器节点为基准节点,待测试节点包括加载有待验证CAN控制器芯片verilog代码的FPGA,FPGA内部包括CAN控制器模块,用于实现CAN控制器芯片的功能,待测试节点与任意一个基准节点分别作为通信链路的收端和发端,运行收发匹配的CAN控制器测试验证程序,实现节点配置与节点间通信,CAN总线分析仪通过监测CAN总线上的数据帧,验证CAN控制器芯片verilog代码的正确性。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京时代民芯科技有限公司;北京微电子技术研究所,未经北京时代民芯科技有限公司;北京微电子技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201811436236.4/,转载请声明来源钻瓜专利网。