[发明专利]一种FPGA及其压缩数据的方法、加速卡在审
申请号: | 201811579760.7 | 申请日: | 2018-12-24 |
公开(公告)号: | CN109889204A | 公开(公告)日: | 2019-06-14 |
发明(设计)人: | 张孟杰 | 申请(专利权)人: | 医渡云(北京)技术有限公司 |
主分类号: | H03M7/30 | 分类号: | H03M7/30 |
代理公司: | 北京中济纬天专利代理有限公司 11429 | 代理人: | 杨乐 |
地址: | 100191 北京市海*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了FPGA及其压缩数据的方法、加速卡,FPGA包括:控制器、聚合处理模块、至少两个缓存区域及至少两个压缩处理模块;缓存区域与压缩处理模块一一对应连接;控制器获取服务器向加速卡的连接接口发送的待处理数据,对待处理数据进行分块处理以形成多个待处理数据块,形成一个待处理数据块时,将待处理数据块写入一个处于空闲态的缓存区域;压缩处理模块读取与其相连的缓存区域中写入的待处理数据块,对待处理数据块进行压缩处理以形成压缩数据块后输出;聚合处理模块对至少两个压缩处理模块输出的各个压缩数据块进行聚合处理以形成压缩数据。基于本发明提供的技术方案实现压缩数据时,可更为快速的实现对数据进行压缩。 | ||
搜索关键词: | 待处理数据块 压缩处理模块 缓存区域 压缩 聚合处理 压缩数据块 控制器 写入 读取 处理数据块 待处理数据 处理数据 分块处理 连接接口 压缩处理 输出 空闲态 服务器 发送 | ||
【主权项】:
1.一种现场可编程门阵列FPGA,其特征在于,应用于加速卡,包括:控制器、聚合处理模块、至少两个缓存区域及至少两个压缩处理模块;其中,所述至少两个缓存区域与所述至少两个压缩处理模块一一对应连接;所述控制器,用于获取服务器向所述加速卡的连接接口发送的待处理数据,对所述待处理数据进行分块处理以形成多个待处理数据块;在每形成一个所述待处理数据块时,将形成的所述待处理数据块写入一个处于空闲态的所述缓存区域;所述压缩处理模块,用于读取与其相连的所述缓存区域中写入的所述待处理数据块,对所述待处理数据块进行压缩处理以形成压缩数据块后输出;所述聚合处理模块,用于对所述至少两个压缩处理模块输出的各个所述压缩数据块进行聚合处理以形成压缩数据。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于医渡云(北京)技术有限公司,未经医渡云(北京)技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201811579760.7/,转载请声明来源钻瓜专利网。