[实用新型]半导体器件有效
申请号: | 201821487420.7 | 申请日: | 2018-09-11 |
公开(公告)号: | CN208706643U | 公开(公告)日: | 2019-04-05 |
发明(设计)人: | 王婷;何丹丹;任兴润;刘洋 | 申请(专利权)人: | 长鑫存储技术有限公司 |
主分类号: | H01L23/535 | 分类号: | H01L23/535 |
代理公司: | 北京律智知识产权代理有限公司 11438 | 代理人: | 李华;崔香丹 |
地址: | 230000 安徽省合肥市*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 提供一种半导体器件,包括至少一个互连结构,所述互连结构包括基底;第一绝缘介电层,形成于所述基底上,包括导电接触;第二绝缘介电层,形成于所述第一绝缘介电层上,且具有沟槽,所述沟槽底部露出所述导电接触接触;钌扩散阻挡层,形成于所述沟槽内表面;及铜,填满所述沟槽。本实用新型通过设置钌扩散阻挡层,可以无需铜种子层即可直接电镀铜形成互连,因此可以形成更薄的扩散阻挡层,并简化制程工艺,可以获得的Cu互连平整、均匀、无空洞。 | ||
搜索关键词: | 绝缘介电层 扩散阻挡层 半导体器件 导电接触 互连结构 互连 基底 本实用新型 沟槽内表面 铜种子层 电镀铜 填满 制程 空洞 平整 | ||
【主权项】:
1.一种半导体器件,包括至少一个互连结构,其特征在于,所述互连结构包括:基底;第一绝缘介电层,形成于所述基底上,包括导电接触;第二绝缘介电层,形成于所述第一绝缘介电层上,且具有沟槽,所述沟槽底部露出所述导电接触;钌扩散阻挡层,形成于所述沟槽内表面;及铜,填满所述沟槽。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于长鑫存储技术有限公司,未经长鑫存储技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201821487420.7/,转载请声明来源钻瓜专利网。