[发明专利]包括乘累加模块的芯片、终端及控制方法有效
申请号: | 201910008593.9 | 申请日: | 2019-01-04 |
公开(公告)号: | CN109739555B | 公开(公告)日: | 2023-06-16 |
发明(设计)人: | 李嘉昕 | 申请(专利权)人: | 腾讯科技(深圳)有限公司 |
主分类号: | G06F9/30 | 分类号: | G06F9/30 |
代理公司: | 北京三高永信知识产权代理有限责任公司 11138 | 代理人: | 张所明 |
地址: | 518057 广东省深圳*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本申请公开了一种包括乘累加模块的芯片、终端及控制方法,涉及芯片领域。上述芯片包括乘累加模块,乘累加模块包括定点通用单元、浮点专用单元和输出选择单元;定点通用单元和浮点专用单元分别与输出选择单元连接;定点通用单元还与浮点专用单元连接,定点通用单元与浮点专用单元共用一组乘法器。通过在芯片的乘累加模块中,将定点运算和浮点运算集成在一个电路上,使该乘累加模块在一个电路中实现定点运算,同时能够实现浮点运算;定点运算单元与浮点运算单元的乘法器的共用,减少了使用的器件总数,从而减少了定点运算单元与浮点运算单元在芯片上的占用面积、以及运算时的功耗。 | ||
搜索关键词: | 包括 累加 模块 芯片 终端 控制 方法 | ||
【主权项】:
1.一种包括乘累加模块的芯片,其特征在于,所述芯片中包括乘累加模块;所述乘累加模块包括:用于输入乘法数的第一输入端和第二输入端、用于输入加法数的上级输入端、用于选择定点计算模式或浮点计算模式的模式选择端和模块输出端;所述乘累加模块还包括:定点通用单元、浮点专用单元和输出选择单元;所述定点通用单元与所述第一输入端、所述第二输入端、所述上级输入端和所述模式选择端分别相连,所述定点通用单元的定点输出端分别与所述输出选择单元以及所述浮点专用单元相连;所述浮点专用单元与所述第一输入端、所述第二输入端、所述上级输入端、所述定点输出端和所述模式选择端分别相连,所述浮点专用单元的浮点输出端与所述输出选择单元相连;所述输出选择单元,用于在所述模式选择端所指示的计算模式为定点计算模式时,将所述定点输出端与模块输出端导通;在所述计算模式为浮点计算模式时,将所述浮点输出端与所述模块输出端导通。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于腾讯科技(深圳)有限公司,未经腾讯科技(深圳)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910008593.9/,转载请声明来源钻瓜专利网。