[发明专利]移位寄存器单元及其驱动方法、栅极驱动电路和显示装置有效
申请号: | 201910010318.0 | 申请日: | 2019-01-04 |
公开(公告)号: | CN109584942B | 公开(公告)日: | 2020-08-11 |
发明(设计)人: | 姚星;韩明夫;商广良;郑皓亮;袁丽君;张振宇 | 申请(专利权)人: | 京东方科技集团股份有限公司 |
主分类号: | G11C19/28 | 分类号: | G11C19/28;G09G3/20 |
代理公司: | 中科专利商标代理有限责任公司 11021 | 代理人: | 杨静 |
地址: | 100015 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本公开实施例公开了一种移位寄存器单元及其驱动方法、栅极驱动电路和显示装置。移位寄存器单元包括:输出电路,接收第一时钟信号,并在上拉控制节点的电位控制下将第一时钟信号输出至第一输出信号端;输出控制电路,从输入信号端接收输入信号,并响应于输入信号控制上拉控制节点和第一输出信号端的电位;时钟控制电路,利用第一时钟信号和至少一个附加时钟信号产生第二时钟信号;传输电路,接收第二时钟信号,并在上拉控制节点的电位控制下将第二时钟信号输出至第二输出信号端。时钟控制电路使得第二时钟信号的周期与第一时钟信号的周期相同且第二时钟信号的第二脉冲宽度大于第一时钟信号的第一脉冲宽度。 | ||
搜索关键词: | 移位寄存器 单元 及其 驱动 方法 栅极 电路 显示装置 | ||
【主权项】:
1.一种移位寄存器单元,包括:输出电路,连接至第一输出信号端和上拉控制节点,输出电路被构造成接收第一时钟信号,并在上拉控制节点的电位控制下将所述第一时钟信号输出至所述第一输出信号端;输出控制电路,连接至输入信号端、上拉控制节点和所述第一输出信号端,所述输出控制电路被构造成从输入信号端接收输入信号,并响应于所述输入信号控制所述上拉控制节点和所述第一输出信号端的电位;时钟控制电路,连接为接收所述第一时钟信号和至少一个附加时钟信号,所述时钟控制电路被构造成利用第一时钟信号和至少一个附加时钟信号产生第二时钟信号;以及传输电路,连接至第二输出信号端和上拉控制节点,传输电路被构造成接收第二时钟信号,并在上拉控制节点的电位控制下将所述第二时钟信号输出至所述第二输出信号端;其中,所述时钟控制电路被构造成使得所述第二时钟信号的周期与所述第一时钟信号的周期相同且所述第二时钟信号的脉冲宽度大于所述第一时钟信号的脉冲宽度。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司,未经京东方科技集团股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910010318.0/,转载请声明来源钻瓜专利网。