[发明专利]具有超级芯片删除恢复的存储器系统及其操作方法在审
申请号: | 201910016676.2 | 申请日: | 2019-01-08 |
公开(公告)号: | CN110047554A | 公开(公告)日: | 2019-07-23 |
发明(设计)人: | 内维·库马尔;哈曼·巴蒂亚;蔡宇;熊晨荣;张帆 | 申请(专利权)人: | 爱思开海力士有限公司 |
主分类号: | G11C29/42 | 分类号: | G11C29/42 |
代理公司: | 北京路浩知识产权代理有限公司 11002 | 代理人: | 张澜;李青 |
地址: | 韩国*** | 国省代码: | 韩国;KR |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供了生成关于芯片删除奇偶校验的码的装置和方法,在该芯片删除奇偶校验中,使用针对改进的数据解码的可变节点度信息生成并缩短码。在一方面,存储器控制器包括:编码器,被配置成:构造D个数据位和P个奇偶校验位的第一码,确定第一码中的不同可变度节点的数量L和可变度节点中的每一个的数据位的数量,并且基于所确定的第一码中的可变度节点的数量以及可变度节点中的每一个的数据位的数量来构造第二码,第二码比第一码短。 | ||
搜索关键词: | 可变度 删除 奇偶校验 芯片 存储器控制器 存储器系统 奇偶校验位 可变节点 数据解码 信息生成 编码器 缩短码 配置 改进 恢复 | ||
【主权项】:
1.一种存储器控制器,包括:编码器:构造D个数据位和P个奇偶校验位的第一码,确定所述第一码中的不同可变度节点的数量L和所述可变度节点中的每一个的数据位的数量,并且基于所确定的所述第一码中的所述可变度节点的数量以及所述可变度节点中的每一个的数据位的数量来构造第二码,所述第二码比所述第一码短。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910016676.2/,转载请声明来源钻瓜专利网。