[发明专利]逐次逼近型模数转换器、基于双比较器的纠错方法及装置有效
申请号: | 201910069278.7 | 申请日: | 2019-01-24 |
公开(公告)号: | CN109921795B | 公开(公告)日: | 2023-06-09 |
发明(设计)人: | 盖伟新;何蔼 | 申请(专利权)人: | 北京大学(天津滨海)新一代信息技术研究院 |
主分类号: | H03M1/46 | 分类号: | H03M1/46;H03M1/10 |
代理公司: | 北京辰权知识产权代理有限公司 11619 | 代理人: | 刘广达 |
地址: | 300452 天津市滨海新*** | 国省代码: | 天津;12 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开一种逐次逼近型模数转换器、基于双比较器的纠错方法及装置,逐次逼近型模数转换器包括数模转换器、第一比较器、第二比较器、逐次逼近逻辑电路、纠错逻辑电路和比较器时钟产生电路;第二比较器控制时钟比第一比较器控制时钟延后一定时长;两比较器均与数模转换器及逐次逼近逻辑电路连接;第一比较器接收数模转换器电压稳定前正负输出端信号并比较,将第一比较结果输给逐次逼近逻辑电路;第二比较器接收数模转换器电压稳定后正负输出端信号并比较,将第二比较结果输给逐次逼近逻辑电路;逐次逼近逻辑电路根据第一比较结果及第二比较结果纠错校正。本发明设置双比较器,通过第二比较器对第一比较器纠错校正,提高转换准确性及转换速率。 | ||
搜索关键词: | 逐次 逼近 型模数 转换器 基于 比较 纠错 方法 装置 | ||
【主权项】:
1.一种逐次逼近型模数转换器,其特征在于,包括数模转换器、第一比较器、第二比较器、逐次逼近逻辑电路、纠错逻辑电路和比较器时钟产生电路;所述第二比较器的控制时钟比所述第一比较器的控制时钟延后一定时长;所述第一比较器和所述第二比较器均分别与所述数模转换器及所述逐次逼近逻辑电路连接;所述第一比较器接收所述数模转换器电压稳定前的正负输出端信号并进行比较,将得到的第一比较结果输出给所述逐次逼近逻辑电路、纠错逻辑电路和比较器时钟产生电路;所述第二比较器接收所述数模转换器电压稳定后的正负输出端信号并进行比较,将得到的第二比较结果输出给所述逐次逼近逻辑电路和纠错逻辑电路;所述纠错逻辑电路根据所述第一比较结果及所述第二比较结果产生纠错校正信号给逐次逼近逻辑电路,逐次逼近逻辑电路根据第一比较器结果、第二比较器结果以及纠错校正信号产生控制信号控制数模转换器,比较器时钟产生电路根据第一比较器的比较结果产生异步时钟CLK,经过一段延时产生时钟CLKD用于第二比较器。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京大学(天津滨海)新一代信息技术研究院,未经北京大学(天津滨海)新一代信息技术研究院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910069278.7/,转载请声明来源钻瓜专利网。