[发明专利]非易失性存储器的编译码方法及存储系统有效
申请号: | 201910235533.0 | 申请日: | 2019-03-27 |
公开(公告)号: | CN109935263B | 公开(公告)日: | 2021-06-04 |
发明(设计)人: | 王嗣钧;杨世贤 | 申请(专利权)人: | 翰顺联电子科技(南京)有限公司 |
主分类号: | G06F11/10 | 分类号: | G06F11/10;G06F11/08;G06F3/06 |
代理公司: | 北京同立钧成知识产权代理有限公司 11205 | 代理人: | 祝乐芳;刘芳 |
地址: | 211300 江苏省南京市高*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明实施例提供一种非易失性存储器的编译码方法及存储系统。该编译码方法包括:根据有效数据位确定BCH校验位,生成BCH码,有效数据位的长度为1028字节,BCH校验位的长度为8字节;根据BCH码确定循环冗余校验CRC校验位,生成CRC码,CRC校验位的长度为8字节;根据CRC码确定低密度奇偶校验LDPC校验位,生成LDPC码,LDPC码的循环尺寸为232比特;对已编码数据分别进行BCH译码处理、LDPC译码处理和CRC译码处理。本发明实施例的方法,充分利用原本要补0的16字节,进行BCH和CRC编码,既保证了LDPC的更正效能,又减少了错误地板发生的机会,降低了数据存储的误码率。 | ||
搜索关键词: | 非易失性存储器 译码 方法 存储系统 | ||
【主权项】:
1.一种非易失性存储器的编译码方法,其特征在于,包括:根据有效数据位确定BCH校验位,生成BCH码,所述BCH码包括所述有效数据位和所述BCH校验位,所述有效数据位的长度为1028字节,所述BCH校验位的长度为8字节;根据所述BCH码确定循环冗余校验CRC校验位,生成CRC码,所述CRC码包括所述BCH码和所述CRC校验位,所述CRC校验位的长度为8字节;根据所述CRC码确定低密度奇偶校验LDPC校验位,生成LDPC码,所述LDPC码包括所述CRC码和所述LDPC校验位,所述LDPC码的循环尺寸为232比特;对已编码数据进行博斯‑查德胡里‑霍昆格BCH译码处理;根据低密度奇偶校验LDPC校验矩阵对经过BCH译码处理的数据,进行LDPC译码处理;对经过LDPC译码处理的数据,进行循环冗余校验CRC译码处理。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于翰顺联电子科技(南京)有限公司,未经翰顺联电子科技(南京)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910235533.0/,转载请声明来源钻瓜专利网。
- 上一篇:存储器装置及其操作方法
- 下一篇:一种存储单元的擦除方法、装置及存储器