[发明专利]神经网络电路在审
申请号: | 201910317516.1 | 申请日: | 2019-04-19 |
公开(公告)号: | CN110401450A | 公开(公告)日: | 2019-11-01 |
发明(设计)人: | 大塚茂树;I·卡塔伊娃 | 申请(专利权)人: | 株式会社电装 |
主分类号: | H03M1/46 | 分类号: | H03M1/46;G06N3/063 |
代理公司: | 永新专利商标代理有限公司 72002 | 代理人: | 王英;刘炳胜 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种神经网络电路包括:存储部(4),其包括忆阻器;D/A转换器(2);驱动放大器(3);I/V转换放大器(7);A/D转换器(8);和偏移校正器(30、40)。偏移校正器包括第一锁存电路(16(1))、第二锁存电路(16(2))、将锁存数据相减的减法器以及控制器。在执行偏置设置操作时,控制器控制偏置施加放大器(3(B))以输出偏置电压,控制每个D/A转换器以使驱动放大器而非偏置施加放大器输出参考电压,并且还使第一锁存电路锁存输出数据。在执行正常操作时,控制器控制偏置施加放大器以输出参考电压,控制每个D/A转换器以使驱动放大器而非偏置施加放大器输出信号电压,并且还使第二锁存电路锁存输出数据。 | ||
搜索关键词: | 锁存电路 偏置 放大器 驱动放大器 施加 神经网络电路 输出参考电压 锁存输出数据 控制器控制 偏移校正 放大器输出信号 输出偏置电压 偏置设置 锁存数据 控制器 存储部 减法器 忆阻器 相减 | ||
【主权项】:
1.一种神经网络电路,包括:存储部(4),其包括以晶格形状连接的忆阻器,所述忆阻器中的每个忆阻器是可变电阻元件;多个D/A转换器(2),其被配置为接收数据以将信号电压和参考电压施加到所述存储部的多个电压输入端子;多个驱动放大器(3),其被连接在所述多个D/A转换器与所述多个电压输入端子之间;多个I/V转换放大器(7),其与所述存储部的电流输出端子相连接,并且被配置为将在所述电流输出端子中流动的电流转换为电压以输出所述电压作为信号电压;多个A/D转换器(8),其被配置为对由所述多个I/V转换放大器转换的所述信号电压进行A/D转换;以及多个偏移校正器(30、40),其被布置在所述多个A/D转换器的输出侧中,并且被配置为校正在所述I/V转换放大器中生成的偏移电压,其中:所述电压输入端子中的一个电压输入端子是用于施加偏置电压的偏置端子;所述驱动放大器中与所述偏置端子相连接的至少一个驱动放大器是偏置施加放大器(3(B)),所述偏置施加放大器被配置为根据从对应的D/A转换器接收到的电压来施加所述参考电压以及具有相反极性的所述偏置电压;所述偏移校正器包括:第一锁存电路(16(1)),其被配置为接收所述A/D转换器的输出数据,第二锁存电路(16(2)),其被配置为接收所述A/D转换器的所述输出数据,减法器(18),其被配置为从所述第二锁存电路的锁存数据中减去所述第一锁存电路的锁存数据,以及控制器(11、31),其被配置为控制所述D/A转换器、所述第一锁存电路和所述第二锁存电路;在执行偏置设置操作时,所述控制器被配置为:控制所述偏置施加放大器以输出具有所述相反极性的所述偏置电压,控制所述D/A转换器中的每个D/A转换器以使所述驱动放大器而非所述偏置施加放大器输出所述参考电压,并且还使所述第一锁存电路锁存所述A/D转换器的所述输出数据;在执行正常操作时,所述控制器被配置为:控制所述偏置施加放大器以输出所述参考电压,控制所述D/A转换器中的每个D/A转换器以使所述驱动放大器而非所述偏置施加放大器输出所述信号电压,并且还使所述第二锁存电路锁存所述A/D转换器的所述输出数据;并且所述控制器被配置为输出所述减法器的相减结果作为信号数据。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于株式会社电装,未经株式会社电装许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910317516.1/,转载请声明来源钻瓜专利网。