[发明专利]一种并行写入多通道FIFO的方法及装置有效
申请号: | 201910425241.3 | 申请日: | 2019-05-21 |
公开(公告)号: | CN110134366B | 公开(公告)日: | 2022-10-11 |
发明(设计)人: | 张多利;王泽中;牛云鹏;郑强强;宋宇鲲;杜高明 | 申请(专利权)人: | 合肥工业大学 |
主分类号: | G06F5/06 | 分类号: | G06F5/06;G06F12/02 |
代理公司: | 北京律谱知识产权代理有限公司 11457 | 代理人: | 黄云铎 |
地址: | 230000 安*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供了一种并行写入多通道FIFO的方法,所述方法包括:S1,从多个通道同时接收多路数据;S2,对每个通道输入的数据分别进行拼接,并且当所拼接数据达到预定数量后,对拼接后获得的数据分别按通道进行寄存;S3,根据多个通道的通道数目,对所述数据存储模块进行划分,分成多个独立区域,每个独立区域对应一个通道,将对于每个通道所拼接并寄存的数据分别写入该通道所对应的独立区域,并对该通道的写入状态进行状态标示。本发明在多通道FIFO在RAM外实现数据的位宽转换,利用位宽转换的时间对多个通道轮询写入,从而确保数据不会在拼接,写入和读取的流程中堆积导致读写中断,极大的提高了多通道FIFO的读写效率。 | ||
搜索关键词: | 一种 并行 写入 通道 fifo 方法 装置 | ||
【主权项】:
1.一种并行写入多通道FIFO的方法,所述方法用于将从多个通道同时接收的数据存储在数据存储模块中,所述方法包括:S1,从多个通道同时接收多路数据;S2,对每个通道输入的数据分别进行拼接,并且当所拼接数据达到预定数量后,对拼接后获得的数据分别按通道进行寄存;S3,根据多个通道的通道数目,对所述数据存储模块进行划分,分成多个独立区域,每个独立区域对应一个通道,将对于每个通道所拼接并寄存的数据分别写入该通道所对应的独立区域,并对该通道的写入状态进行状态标示。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于合肥工业大学,未经合肥工业大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910425241.3/,转载请声明来源钻瓜专利网。