[发明专利]一种基于RRAM的乘法器及其操作方法有效
申请号: | 201910436604.3 | 申请日: | 2019-05-23 |
公开(公告)号: | CN110175017B | 公开(公告)日: | 2021-07-02 |
发明(设计)人: | 朱晓雷;周旋;陈冰;赵毅 | 申请(专利权)人: | 浙江大学 |
主分类号: | G06F7/53 | 分类号: | G06F7/53 |
代理公司: | 杭州求是专利事务所有限公司 33200 | 代理人: | 郑海峰 |
地址: | 310058 浙江*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种基于RRAM的乘法器及其操作方法。基于RRAM的乘法器包括:RRAM阵列、放大器、RS触发器阵列和加法器模块。1)将所有BL线置‑1V,所有WL线置1V,持续1ns,将被乘数和乘数分别加在BL[7:0]、WL[7:0]线上,某一位乘数和某一位被乘数的积为中间结果,被写入RRAM阵列中;分别置读电压于RRAM阵列中的每列RRAM上,读出的RRAM内存储的中间结果经过放大器放大后被存入RS触发器阵列中;RS触发器阵列的输出作为加法器的输入,经过N个读周期后,加法器计算出乘法的最终结果;其中N为RRAM阵列的列数。本发明所提出的乘法器,基于阻性非易失新型存储器RRAM,具有功耗、时间表现较好的特点,并扩展了新型存储器件RRAM在基础电路中的应用范围。 | ||
搜索关键词: | 一种 基于 rram 乘法器 及其 操作方法 | ||
【主权项】:
1.一种基于RRAM的乘法器,其特征在于包括:RRAM阵列;与RRAM阵列输出端相连的放大器;与放大器输出端相连的RS触发器阵列;与RS触发器阵列的输出端相连的加法器模块。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浙江大学,未经浙江大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910436604.3/,转载请声明来源钻瓜专利网。