[发明专利]指令执行方法及指令执行装置有效
申请号: | 201910504891.7 | 申请日: | 2019-06-12 |
公开(公告)号: | CN110221862B | 公开(公告)日: | 2021-06-01 |
发明(设计)人: | 邹鹏皓;张稚 | 申请(专利权)人: | 上海兆芯集成电路有限公司 |
主分类号: | G06F9/30 | 分类号: | G06F9/30 |
代理公司: | 北京市柳沈律师事务所 11105 | 代理人: | 徐协成 |
地址: | 201203 上海市张*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开一种指令执行方法及指令执行装置。该指令执行装置包含:处理器。处理器包括:指令翻译器(instruction translator)、重排缓冲器(reorder buffer)、架构寄存器(architecture register)以及执行单元。指令翻译器接收宏指令,并将宏指令翻译成为第一微指令、第二微指令及第三微指令;其中,指令翻译器为第一微指令及第二微指令标识相同的原子操作标志;执行单元执行第一微指令,以产生第一执行结果,将第一执行结果存储至一临时寄存器,并执行第二微指令,以产生第二执行结果,将第二执行结果存储至架构寄存器,并执行第三微指令,以从临时寄存器读取第一执行结果并将第一执行结果存入架构寄存器。 | ||
搜索关键词: | 指令 执行 方法 装置 | ||
【主权项】:
1.一种指令执行方法,用于处理器中,该处理器包括指令翻译器(instruction translator)、执行单元、架构寄存器(architecture register)及重排缓冲器(reorder buffer),该指令执行方法包含:藉由该指令翻译器接收宏指令(macro‑instruction),并将该宏指令翻译成为第一微指令、第二微指令及第三微指令;其中,该指令翻译器为该第一微指令及该第二微指令标识相同的原子操作标志;藉由该执行单元执行该第一微指令,以产生第一执行结果,并将该第一执行结果存储至临时寄存器;藉由该执行单元执行该第二微指令,以产生第二执行结果,并将该第二执行结果存储至该架构寄存器;以及藉由该执行单元执行该第三微指令,以从该临时寄存器读取该第一执行结果并将该第一执行结果存入该架构寄存器。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海兆芯集成电路有限公司,未经上海兆芯集成电路有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910504891.7/,转载请声明来源钻瓜专利网。
- 上一篇:一种CPU寄存器体系结构及其中断处理方法
- 下一篇:远程计算系统上的软件执行