[发明专利]一种移位寄存器单元及其驱动方法、栅极驱动电路在审
申请号: | 201910506211.5 | 申请日: | 2019-06-12 |
公开(公告)号: | CN110070822A | 公开(公告)日: | 2019-07-30 |
发明(设计)人: | 谢勇贤;王慧;刘强;吕凤珍 | 申请(专利权)人: | 京东方科技集团股份有限公司;合肥鑫晟光电科技有限公司 |
主分类号: | G09G3/20 | 分类号: | G09G3/20;G11C19/28 |
代理公司: | 北京银龙知识产权代理有限公司 11243 | 代理人: | 许静;胡影 |
地址: | 100015 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开一种移位寄存器单元及其驱动方法、栅极驱动电路,涉及显示技术领域,为解决现有的移位寄存器单元中包括的晶体管数量较多,电路结构复杂,导致栅极驱动电路在阵列基板上占用的面积较大,不利于显示产品实现窄边框化的问题。所述移位寄存器单元包括:输入子电路、存储子电路、输出子电路和控制子电路,分别与控制子电路上拉节点、栅极驱动信号输出端、第一电平信号输入端和第二时钟信号输入端耦接,用于在输入时段和输出时段,在第二时钟信号的控制下,控制断开上拉节点与第一电平信号输入端之间的耦接,以及控制断开栅极驱动信号输出端与第一电平信号输入端之间的耦接。本发明提供的移位寄存器单元用于提供栅极驱动信号。 | ||
搜索关键词: | 移位寄存器单元 栅极驱动电路 电平信号 输入端 耦接 栅极驱动信号输出端 控制子电路 上拉 断开 时钟信号输入端 栅极驱动信号 输出子电路 输入子电路 驱动 电路结构 时钟信号 输出时段 显示产品 窄边框化 阵列基板 晶体管 子电路 存储 占用 | ||
【主权项】:
1.一种移位寄存器单元,其特征在于,包括:输入子电路,分别与输入信号端和上拉节点耦接,用于在所述输入信号端提供的输入信号的控制下,控制导通或断开所述输入信号端与所述上拉节点之间的耦接;存储子电路,所述存储子电路的一端与所述上拉节点耦接,所述存储子电路的另一端与栅极驱动信号输出端耦接;输出子电路,分别与所述上拉节点、所述栅极驱动信号输出端和第一时钟信号输入端耦接,用于在所述上拉节点的电位的控制下,控制导通或断开所述栅极驱动信号输出端与所述第一时钟信号输入端之间的耦接;控制子电路,分别与所述上拉节点、栅极驱动信号输出端、第一电平信号输入端和第二时钟信号输入端耦接,用于在输入时段和输出时段,在所述第二时钟信号输入端提供的第二时钟信号的控制下,控制断开所述上拉节点与所述第一电平信号输入端之间的耦接,以及控制断开所述栅极驱动信号输出端与所述第一电平信号输入端之间的耦接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司;合肥鑫晟光电科技有限公司,未经京东方科技集团股份有限公司;合肥鑫晟光电科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910506211.5/,转载请声明来源钻瓜专利网。