[发明专利]移位寄存器单元、栅极驱动电路及显示控制方法在审
申请号: | 201910569461.3 | 申请日: | 2019-06-27 |
公开(公告)号: | CN110264939A | 公开(公告)日: | 2019-09-20 |
发明(设计)人: | 蒲巡;陈俊明;郭建东 | 申请(专利权)人: | 京东方科技集团股份有限公司;重庆京东方光电科技有限公司 |
主分类号: | G09G3/20 | 分类号: | G09G3/20;G11C19/28 |
代理公司: | 北京市立方律师事务所 11330 | 代理人: | 张筱宁;宋海斌 |
地址: | 100015 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本申请提供了一种移位寄存器单元、栅极驱动电路及显示控制方法。该移位寄存器单元包括:输入模块、第一时钟控制模块和输出模块;输入模块的控制端、第一端、第二端分别与第一栅压信号端、第一调节信号端、第一上拉节点电连接;第一时钟控制模块的控制端、第一端、第二端分别与第一上拉节点、第一时钟信号端、第二上拉节点电连接;输出模块的控制端和第一端分别与第二上拉节点、第二栅压信号端电连接,输出模块的第二端与移位寄存器单元对应的N个子像素行分别电连接。本申请可使多个子像素行可共用一个移位寄存器单元及其中的上拉节点和下拉节点,节省了移位寄存器单元的数量,降低了硬件成本,有利于实现窄边框设计。 | ||
搜索关键词: | 移位寄存器单元 上拉 电连接 输出模块 第一端 控制端 时钟控制模块 栅极驱动电路 输入模块 显示控制 像素行 信号端 栅压 时钟信号端 窄边框设计 调节信号 硬件成本 下拉 申请 | ||
【主权项】:
1.一种移位寄存器单元,其特征在于,包括:输入模块、第一时钟控制模块和输出模块;所述输入模块的控制端、第一端、第二端分别与第一栅压信号端、第一调节信号端、第一上拉节点电连接,所述输入模块用于在所述第一栅压信号端的第一电平信号的控制下,将所述第一调节信号端的信号输出至所述第一上拉节点;所述第一时钟控制模块的控制端、第一端、第二端分别与所述第一上拉节点、第一时钟信号端、第二上拉节点电连接,所述第一时钟控制模块用于在所述第一上拉节点的第一电位的控制下,将所述第一时钟信号端的时钟信号输出至所述第二上拉节点;所述输出模块的控制端和第一端分别与所述第二上拉节点、第二栅压信号端电连接,所述输出模块的第二端与所述移位寄存器单元对应的N个子像素行分别电连接,所述输出模块用于在所述第二上拉节点的第一电位的控制下,将所述第二栅压信号端的信号输出至与所述移位寄存器单元对应的N个子像素行;N为大于1的整数。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司;重庆京东方光电科技有限公司,未经京东方科技集团股份有限公司;重庆京东方光电科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910569461.3/,转载请声明来源钻瓜专利网。