[发明专利]一种提高雷达SRIO传输可靠性的方法有效
申请号: | 201910587727.7 | 申请日: | 2019-07-02 |
公开(公告)号: | CN110441739B | 公开(公告)日: | 2022-09-23 |
发明(设计)人: | 谢轶群 | 申请(专利权)人: | 中国航空工业集团公司雷华电子技术研究所 |
主分类号: | G01S7/02 | 分类号: | G01S7/02;G01S7/40 |
代理公司: | 北京清大紫荆知识产权代理有限公司 11718 | 代理人: | 彭一波 |
地址: | 214063 江*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 公开了一种提高雷达SRIO传输可靠性的方法。所述雷达包括CPU模块、FPGA模块、DSP模块以及记录仪,所述方法包括:在所述CPU模块中定义父结构体,所述父结构体包括控制信息结构体和结果信息结构体;向所述控制信息结构体和结果信息结构体添加标签以标识所述控制信息结构体和结果信息结构体的结构体类型;将所述父结构体从所述CPU模块传送到所述FPGA模块,并将所述控制信息结构体连同其标签和结果信息结构体连同其标签存储在不同的DPRAM中;向所述FPGA模块接收的AD源数据添加标签,并将所述AD源数据连同其标签存储在FIFO中。 | ||
搜索关键词: | 一种 提高 雷达 srio 传输 可靠性 方法 | ||
【主权项】:
1.一种提高雷达SRIO传输可靠性的方法,其中,所述雷达包括CPU模块、FPGA模块、DSP模块以及记录仪,所述方法包括:在所述CPU模块中定义父结构体,所述父结构体包括控制信息结构体和结果信息结构体;向所述控制信息结构体和结果信息结构体添加标签以标识所述控制信息结构体和结果信息结构体的结构体类型;将所述父结构体从所述CPU模块传送到所述FPGA模块,并将所述控制信息结构体连同其标签和结果信息结构体连同其标签存储在不同的DPRAM中;向所述FPGA模块接收的AD源数据添加标签,并将所述AD源数据连同其标签存储在FIFO中;其中所述AD源数据的标签包括指示所述AD源数据结束的标签,并且当识别到指示所述AD源数据结束的标签时:从所述DPRAM中读出控制信息并无缝地衔接在AD源数据之后并经由SRIO发送到所述DSP模块;并且从所述DPRAM中读出结果信息并无缝地衔接在AD源数据之后并发送给所述记录仪。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国航空工业集团公司雷华电子技术研究所,未经中国航空工业集团公司雷华电子技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910587727.7/,转载请声明来源钻瓜专利网。