[发明专利]一种基于DDR的高效率矩阵转置处理方法有效

专利信息
申请号: 201910996540.2 申请日: 2019-10-19
公开(公告)号: CN110781447B 公开(公告)日: 2023-04-07
发明(设计)人: 张为;李欣桐 申请(专利权)人: 天津大学
主分类号: G06F17/16 分类号: G06F17/16;G01S13/90
代理公司: 天津市北洋有限责任专利代理事务所 12201 代理人: 曹玉平
地址: 300072*** 国省代码: 天津;12
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种基于DDR的高效率矩阵转置处理方法,为DDR3 SDRAM的IP核搭配一个写RAM和一个读RAM;待转置的矩阵是单个数据64bit的128*128的矩阵,将该待转置矩阵每一行的数据为一个小矩阵;在写操作过程中每1个active信号写16个数据;在读操作过程中每1个active信号读8*16个数据;在DDR中按同一行间且数据循环跳读的规则读出,以尽可能地降低行active信号的出现。本发明解决了大阶数矩阵转置由于DDR SDRAM的跳行访问而造成系统整体处理速率下降的问题。通过矩阵分块技术,在小幅度降低写速率的基础上,大幅提升读速率,使矩阵转置时DDR的读写速率得以均衡,从而提高DDR读写的平均效率。
搜索关键词: 一种 基于 ddr 高效率 矩阵 处理 方法
【主权项】:
1.一种基于DDR的高效率矩阵转置处理方法,使用DDR3 SDRAM的IP核,其特征在于,为所述IP核搭配一个写RAM和一个读RAM,并包括以下步骤:/n步骤一、待转置的矩阵是单个数据64bit的128*128的矩阵,将该待转置矩阵分为128个8*16的小矩阵,即每一行的数据构成了一个小矩阵;/n步骤二、在写操作过程中每1个active信号写16个数据;/n步骤三、在读操作过程中每1个active信号读8*16个数据;在读出时,通过控制器调控地址,在DDR中按同一行间且数据循环跳读的规则读出,以尽可能地降低行active信号的出现。/n
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于天津大学,未经天津大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201910996540.2/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top