[发明专利]一种FPGA多区域动态参数时序驱动设计方法在审
申请号: | 202010631700.6 | 申请日: | 2020-07-03 |
公开(公告)号: | CN111832241A | 公开(公告)日: | 2020-10-27 |
发明(设计)人: | 蒋中华;郭敬霞;王海力 | 申请(专利权)人: | 京微齐力(北京)科技有限公司 |
主分类号: | G06F30/347 | 分类号: | G06F30/347;G06F30/3312;G06F30/396 |
代理公司: | 北京亿腾知识产权代理事务所(普通合伙) 11309 | 代理人: | 陈霁 |
地址: | 100190 北京市海淀区*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明实施例提供了一种现场可编程门阵列芯片时序设计方法,该方法包括:将现场可编程门阵列芯片的电路图,划为若干局部区域;测量各局部区域的时序性能,提取时序参数;至少根据各局部区域的范围及其时序参数,建立现场可编程门阵列芯片时序模型;基于芯片时序模型,利用时序引擎进行现场可编程门阵列芯片的布局、布线。该方法建立的现场可编程门阵列芯片时序模型更加精准,进而减少芯片的设计时序与实际运行的时序的误差。 | ||
搜索关键词: | 一种 fpga 区域 动态 参数 时序 驱动 设计 方法 | ||
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京微齐力(北京)科技有限公司,未经京微齐力(北京)科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/202010631700.6/,转载请声明来源钻瓜专利网。