[发明专利]一种基于FPGA与延时芯片的高精度组合延时系统与方法在审
申请号: | 202011099978.X | 申请日: | 2020-10-15 |
公开(公告)号: | CN112436825A | 公开(公告)日: | 2021-03-02 |
发明(设计)人: | 刘震;张敏娟;王志斌;姚鑫凯;李春阳;苗宛茹 | 申请(专利权)人: | 中北大学 |
主分类号: | H03K5/135 | 分类号: | H03K5/135;H03K5/00;G05B19/042 |
代理公司: | 太原荣信德知识产权代理事务所(特殊普通合伙) 14119 | 代理人: | 杨凯;连慧敏 |
地址: | 030051 山*** | 国省代码: | 山西;14 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明属于高精度延时技术领域,具体涉及一种基于FPGA与延时芯片的高精度延时系统及方法,包括外触发输入模块、FPGA模块、低抖动时钟模块、细延时产生模块、超窄脉宽信号产生模块,所述外触发输入模块与FPGA模块的I/O端口连接,所述FPGA模块连接有低抖动时钟模块,所述低抖动时钟模块U3为FPGA模块提供低抖动时钟信号,所述FPGA模块连接有细延时产生模块,所述细延时产生模块连接在超窄脉宽信号产生模块上。本发明通过FPGA模块计数实现粗延时,延时范围大;本发明的细延时产生模块通过专用延时芯片可以实现细延时,延时分辨率高,可以达到5ps~5.115ns的延时范围;本发明采用低抖动时钟模块产生低抖动时钟信号,为FPGA提高低抖动高质量的参考时钟信号。本发明用于信号的延时。 | ||
搜索关键词: | 一种 基于 fpga 延时 芯片 高精度 组合 系统 方法 | ||
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中北大学,未经中北大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/202011099978.X/,转载请声明来源钻瓜专利网。