[发明专利]一种基于FPGA的混合架构时间数字转换方法有效
申请号: | 202110582774.X | 申请日: | 2021-05-26 |
公开(公告)号: | CN113114226B | 公开(公告)日: | 2023-02-21 |
发明(设计)人: | 曹杰;郝群;李国梁;伍子雄;徐辰宇;鲍春 | 申请(专利权)人: | 北京理工大学 |
主分类号: | H03L7/08 | 分类号: | H03L7/08;H03L7/18 |
代理公司: | 北京正阳理工知识产权代理事务所(普通合伙) 11639 | 代理人: | 邬晓楠 |
地址: | 100081 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开的一种基于FPGA的混合架构时间数字转换方法,属于高精度时间测量领域。本发明利用FPGA作为实现器件,通过细时间间隔提取电路,有效地将基于相控时钟架构和基于TDL架构的时间数字转换器结合起来。在保留TDL架构高分辨率的特点的同时利用相控时钟架构可以将延迟线的长度压缩多倍的能力,降低基于TDL架构TDC的积分非线性度;还同时保留相控时钟架构大动态范围的特点。以达到兼顾高分辨、大动态范围同时线性度优异的时间数字转换的目的。本发明可用于激光雷达测距领域。 | ||
搜索关键词: | 一种 基于 fpga 混合 架构 时间 数字 转换 方法 | ||
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京理工大学,未经北京理工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/202110582774.X/,转载请声明来源钻瓜专利网。