[发明专利]具有最新分配比特的数据处理器及其操作方法无效
申请号: | 94102516.0 | 申请日: | 1994-02-25 |
公开(公告)号: | CN1095506A | 公开(公告)日: | 1994-11-23 |
发明(设计)人: | 小马文·A·登曼 | 申请(专利权)人: | 莫托罗拉公司 |
主分类号: | G06F9/06 | 分类号: | G06F9/06;G06F15/00 |
代理公司: | 中国国际贸易促进委员会专利商标事务所 | 代理人: | 陆立英 |
地址: | 美国伊*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 数据处理器,具有执行单元(12),再命名缓存器(14),与执行单元连接,和结构寄存器(16),执行单元及再命名缓存器连接。再命名缓存器周期地接收和存储结果还周期地接收操作数的请求。接收到的每个结果和操作数与一个结构寄存器相关联。再命名缓存器将与结构寄存器相关联的接收结果周期地传送到执行单元,并判定哪个输入数是更新该结构寄存器的最新分配比特。仅传送一个合适的值就可增加数据处理器的输出量并减少指令阻塞。 | ||
搜索关键词: | 具有 最新 分配 比特 数据 处理器 及其 操作方法 | ||
【主权项】:
1、一种数据处理器(10),其特征在于包括:许多执行单元(12),所述执行单元可运行来实行一个指令集,该指令集中至少有一条指令需要一个操作数,该指令集中至少有一条指令产生一个结果;与至少一个执行单元相连接的许多结构寄存器(16),所述结构寄存器定期地从产生一个结果的至少一条指令那里接收该结果;和与诸如执行单元中至少一个以及与许多结构寄存器相连的一个再命名缓存器(14),所述再命名缓存器定期地对产生个结果的至少一条指令来的结果进行接收和存储,每个接收的结果是与诸结构寄存器中选择的一个结构寄存器相关联的,再命名缓存器定期地从请求一个操作数的至少一条指令那里接收关于操作数的请求,所请求的操作数是与诸结构寄存器中第一选择的结构寄存器相关联的,再命名缓存器可运行来向请求的执行单元传送一个接收的结果,所传送的接收结果出自一组接收结果,该组接收结果中的每一个接收结果是与诸如结构寄存器中第一选择的结构寄存器相关联的。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于莫托罗拉公司,未经莫托罗拉公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/94102516.0/,转载请声明来源钻瓜专利网。