[发明专利]用于计算纠错校正子的装置无效
申请号: | 96120992.5 | 申请日: | 1996-12-03 |
公开(公告)号: | CN1158519A | 公开(公告)日: | 1997-09-03 |
发明(设计)人: | 任龙熙 | 申请(专利权)人: | 大宇电子株式会社 |
主分类号: | H03M13/00 | 分类号: | H03M13/00 |
代理公司: | 永新专利商标代理有限公司 | 代理人: | 蹇炜 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种使用在所罗门—瑞得解码器中的校正子计算装置,根据下式迭代地计算校正子SiSi={…[(rN-1αi+rN-2)αi+rN-3]αi+…+r1}αi+r。其中rN-j表示与符号时钟同步馈入的第j个已收符号,αi是码产生多项式的第i个根;装置包括多个校正子计算单元,每个单元包括包括K个寄存器的一个存储器块,根输入块;在有限域GF(2m)上的乘法器;以及一个在有限域GF(2m)上的加法器。 | ||
搜索关键词: | 用于 计算 纠错 校正 装置 | ||
【主权项】:
1、一种使用在瑞得-所罗门解码器中的装置,解码包括N个已收符号的码字,N是一正整数根据下式,用于在N重迭代中重复地计算较正子SiSi={…[(rN-1αi+rN-2)αi+rN-3]αi+…+r1}αi+r0其中i是从0到2T-1的整数,T是预定数,rn-j是与符号时钟同步地送到的第j个已接收的符号,j是1至N,αi是偏码产生多项式的第i个根;该装置包括L个较正子计算单元,每一个都提供K个校正子,L和K的每一个是不大于2T的正整数,每个校正子计算单元包括:存储装置,包括K个存储器装置的第一套,其中该存储装置在每次迭代期间顺序地提供该K个存储器装置的第一套中的内容,并在第一次迭代之前将这些存储器装置初始化为0;第一输入装置,用于在每次迭代期间顺序地提供编码产生多项式的K个根;在有限域GF(2m)上的一个乘法器,用于顺序地把来自第一输入装置的码产生多项式的K个根与来自存储装置的K个存储器装置的第一套的内容相乘,从而在每一个迭代中提供K个相乘结果;以及在有限域GF(2m)上的一个加法器,用于在每次迭代期间将第j个已收符号rN-j加至K个相乘结果的每一个上,从而在第j1次迭代期内把K个中间值提供到存储装置,j1是1至(N-1)的一个值,或在第N次迭代期间把K个校正子提供到存储装置。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于大宇电子株式会社,未经大宇电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/96120992.5/,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类