[发明专利]高性能通用多端口内部高速缓存的动态随机存取存储器系统、体系结构和方法无效
申请号: | 96180069.0 | 申请日: | 1996-08-12 |
公开(公告)号: | CN1209213A | 公开(公告)日: | 1999-02-24 |
发明(设计)人: | 穆凯什·查特 | 申请(专利权)人: | 穆凯什·查特 |
主分类号: | G11C7/00 | 分类号: | G11C7/00;G06F13/16 |
代理公司: | 永新专利商标代理有限公司 | 代理人: | 蹇炜 |
地址: | 美国马*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一新颖的低成本/高性能的称之为“AMPICDRAM”的多端口内部高速存取的动态随机存取存储器体系结构,和由此得到的一排除现行的严重的系统带宽限制的独特的系统体系结构。还提供以快于传统手段数个数量级地作芯片内部传送数据块的措施。此芯片还以极大地增强的性能和显著降低的成本连接数量大得多的源。基于这一新颖的体系结构的系统配置能对主存储器功能与图象存储器二者同等效率的工作,从而提供一确实低成本、高性能的一致存储器体系结构。 | ||
搜索关键词: | 性能 通用 多端 内部 高速缓存 动态 随机存取存储器 系统 体系结构 方法 | ||
【主权项】:
1、用于一具有各自连接到公共系统总线接口并对其访问竞争的例如具有并行数据端口的中央处理单元(CPU)的主控制器和动态随机存取存储器(DRAM)的系统的改进的DRAM体系结构,包括多端口内部高速存取DRAM(AMPICDRAM),该AMPICDRAM包括:多个各自通过对应缓存器连接在一分开的外部I/O源与内部DRAM存储器之间的独立串行数据接口;安插在串行接口与缓存器间的转接组件;和用于在由例如所述CPU的总线主控制器所作的动态组构下将串行接口连接到缓存器的转接组件逻辑控制,以便作适合于所希望的数据路由的转接分配。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于穆凯什·查特,未经穆凯什·查特许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/96180069.0/,转载请声明来源钻瓜专利网。